显示设备的制作方法

    专利查询2022-08-20  108


    显示设备
    1.相关申请的交叉引用
    2.本技术要求于2020年11月5日在韩国知识产权局提交的第10-2020-0147159号韩国专利申请的优先权和权益,所述韩国专利申请的全部内容通过引用并入本文中。
    技术领域
    3.本公开的实施方式涉及显示设备。


    背景技术:

    4.最近,对信息显示的兴趣日益增加。因此,不断进行对显示设备的研究和开发。


    技术实现要素:

    5.本公开的方面提供能够减少或防止残留影像的显示设备。
    6.本公开的方面不限于以上方面,并且本领域中的普通技术人员将根据以下描述清楚地理解本文中未提及的其它方面。
    7.根据本公开的一些实施方式的显示设备包括像素、连接到像素的第一栅极线、第二栅极线和第三栅极线、以及连接到像素的数据线,其中,像素中的至少一个包括:发光元件,连接在第一电源和第二电源之间;第一晶体管,连接在第一电源和发光元件之间,用于根据第一节点的电压驱动发光元件;第二晶体管,连接在第一节点和数据线中的相应数据线之间,并且配置成根据第一栅极线中的相应第一栅极线的电压来驱动;电容器,连接在第一节点和第二节点之间,第二节点在第一晶体管和发光元件之间;第三晶体管,连接在第二节点和初始化电源线之间,并且配置成根据第二栅极线中的相应第二栅极线的电压来驱动;以及第四晶体管,连接在第一节点和第二节点之间,并且配置成根据第三栅极线中的相应第三栅极线的电压来驱动。
    8.第四晶体管可以直接连接在电容器的第一电极和第二电极之间,并且配置成在第三栅极信号提供到相应第三栅极线的时段期间连接电容器的第一电极和第二电极。
    9.显示设备还可以包括栅极驱动器,栅极驱动器用于分别向第一栅极线、第二栅极线和第三栅极线提供第一栅极信号、第二栅极信号和第三栅极信号,其中,像素布置在水平线上,其中,第一栅极线、第二栅极线和第三栅极线布置在各个水平线上,并且连接到各个水平线的像素,以及其中,栅极驱动器配置成针对构成一个帧时段的各个水平时段,向水平线的各自的第一栅极线和第二栅极线并行地提供第一栅极信号和第二栅极信号。
    10.栅极驱动器可以配置成在一个帧时段期间以水平线中的一条为各自的单位向水平线的各自的第一栅极线和第二栅极线依次提供第一栅极信号和第二栅极信号。
    11.栅极驱动器可以配置成在一个帧时段期间,针对水平线中的一条,当在第一栅极信号中的相应第一栅极信号和第二栅极信号中的相应第二栅极信号提供到相应第一栅极线和相应第二栅极线之后经过了一段时间时,将第三栅极信号中的相应第三栅极信号提供到相应第三栅极线。
    12.栅极驱动器可以配置成在一个帧时段期间以水平线中的至少一条为各自的单位向水平线的第三栅极线依次提供第三栅极信号。
    13.栅极驱动器可以包括:第一栅极驱动器,用于向水平线的第一栅极线和第二栅极线提供第一栅极信号和第二栅极信号;以及第二栅极驱动器,用于向水平线的第三栅极线提供第三栅极信号。
    14.显示设备还可以包括数据驱动器,数据驱动器用于针对水平时段中的单独的一个向数据线提供与水平线中的各自的一条的像素对应的数据信号。
    15.根据本公开的一些实施方式的显示设备包括像素、连接到像素的第一栅极线,第二栅极线和第三栅极线、以及连接到像素的数据线,其中,像素中的至少一个包括:发光元件,连接在第一电源和第二电源之间;第一晶体管,连接在第一电源和发光元件之间,用于根据第一节点的电压驱动发光元件;第二晶体管,连接在第一节点和数据线中的相应数据线之间,并且配置成根据第一栅极线中的相应第一栅极线的电压来驱动;电容器,连接在第一节点和第二节点之间,第二节点在第一晶体管和发光元件之间;第三晶体管,连接在第二节点和初始化电源线之间,并且配置成根据第二栅极线中的相应第二栅极线的电压来驱动;以及第四晶体管,连接在第一节点和与初始化电源线分离的偏置电源线之间,并且配置成根据第三栅极线中的相应第三栅极线的电压来驱动。
    16.第四晶体管可以直接连接在第一节点和偏置电源线之间,并且配置成在第三栅极信号提供到相应第三栅极线的时段期间将偏置电源的电压传输到第一节点。
    17.偏置电源的电压可以配置成被设置为第一晶体管的截止电压或者被设置为小于或等于参考灰度级的低灰度级电压。
    18.显示设备还可以包括栅极驱动器,栅极驱动器用于分别向第一栅极线、第二栅极线和第三栅极线提供第一栅极信号、第二栅极信号和第三栅极信号,其中,像素布置在水平线上,其中,第一栅极线、第二栅极线和第三栅极线布置在各个水平线上,并且连接到各个水平线的像素,以及其中,栅极驱动器配置成针对构成一个帧时段的各个水平时段,向水平线的各自的第一栅极线和第二栅极线并行地提供第一栅极信号和第二栅极信号。
    19.栅极驱动器可以配置成在一个帧时段期间以水平线中的一条为各自的单位向水平线的各自的第一栅极线和第二栅极线依次提供第一栅极信号和第二栅极信号。
    20.栅极驱动器可以配置成在一个帧时段期间,针对水平线中的一条,当在第一栅极信号中的相应第一栅极信号和第二栅极信号中的相应第二栅极信号提供到相应第一栅极线和相应第二栅极线之后经过了一段时间时,将第三栅极信号中的相应第三栅极信号提供到相应第三栅极线。
    21.栅极驱动器可以配置成在一个帧时段期间以水平线中的至少一条为各自的单位向水平线的第三栅极线依次提供第三栅极信号。
    22.栅极驱动器可以包括第一栅极驱动器,用于向第一栅极线和第二栅极线提供第一栅极信号和第二栅极信号;以及第二栅极驱动器,用于向第三栅极线提供第三栅极信号。
    23.显示设备还可以包括数据驱动器,数据驱动器用于针对水平时段中的单独的一个向数据线提供与水平线中的各自的一条的像素对应的数据信号。
    24.其它实施方式的详细内容包括在详细描述和附图中。
    附图说明
    25.图1示出了根据本公开的一些实施方式的显示设备。
    26.图2示出了根据本公开的一些实施方式的显示设备。
    27.图3示出了根据本公开的一些实施方式的显示设备的驱动时段。
    28.图4示出了根据本公开的一些实施方式的显示设备的显示时段。
    29.图5示出了根据本公开的一些实施方式的像素。
    30.图6示出了根据本公开的一些实施方式的像素的驱动时序。
    31.图7至图9依次示出了根据图5和图6的实施方式的驱动像素的方法。
    32.图10示出了根据本公开的一些实施方式的像素。
    33.图11示出了根据本公开的一些实施方式的驱动像素的方法。
    34.图12示出了根据本公开的一些实施方式的第一晶体管的偏置电压和驱动电压。
    具体实施方式
    35.通过参考实施方式的详细描述和附图,可以更容易地理解本公开的一些实施方式的方面及其实现方法。在下文中,将参考附图更详细地描述实施方式。然而,所描述的实施方式可以以各种不同的形式实施,而不应被解释为仅限于本文中所示的实施方式。准确地说,提供这些实施方式作为示例,使得本公开将是透彻和完整的,并且将向本领域中的技术人员充分传达本公开的方面。因此,可以不描述对于本领域中的普通技术人员全面理解本公开的方面不是必需的过程、元件和技术。
    36.除非另外说明,否则在附图和所撰写的说明书通篇,相同的参考标记、符号或其组合表示相同的元件,并且因此,将不再重复对其的描述。此外,为了使说明书清楚可能不示出与实施方式的描述无关的部分。
    37.在附图中,为了清楚起见,可能夸大元件、层和区域的相对尺寸。此外,在附图中交叉影线和/或阴影的使用通常用来阐明相邻元件之间的边界。如此,除非说明,否则交叉影线或阴影的存在或不存在都不传达或指示对特定材料、材料性质、尺寸、比例、所示元件之间的共性和/或元件的任何其它特性、属性、性质等的任何偏好或要求。
    38.因此,附图中所示的区域在本质上是示意性的,并且它们的形状不旨在示出设备的区域的实际形状,并且不旨在进行限制。此外,如本领域中的技术人员将认识到的,在全部不脱离本公开的精神或范围的情况下,所描述的实施方式可以以各种不同的方式进行修改。
    39.在详细描述中,出于说明的目的,阐述了许多具体细节以提供对各实施方式的透彻理解。然而,显然的是,可以在没有这些具体细节或具有一个或多个等效布置的情况下实践各实施方式。在其它情况下,以框图形式示出公知的结构和设备,以避免不必要地模糊各实施方式。
    40.将理解,当元件、层、区域或组件被称作为“形成在”另一元件、层、区域或组件“上”、“在”另一元件、层、区域或组件“上”、“连接到”或“联接到”另一元件、层、区域或组件时,它可以直接形成在其它元件、层、区域或组件上、直接在其它元件、层、区域或组件上、直接连接到或联接到其它元件、层、区域或组件,或者间接形成在其它元件、层、区域或组件上、间接在其它元件、层、区域或组件上、间接连接到或联接到其它元件、层、区域或组件,使
    得可以存在一个或多个居间元件、层、区域或组件。例如,当层、区域或组件被称作为“电连接”或“电联接”到另一层、区域或组件时,它可以直接电连接或电联接到其它层、区域和/或组件,或者可以存在居间层、区域或组件。然而,“直接连接/直接联接”指在没有中间组件的情况下一个组件直接连接或联接到另一组件。同时,可以类似地解释描述组件之间的关系的其它表述(诸如“在

    之间”、“直接在

    之间”或者“与

    相邻”和“与

    直接相邻”)。此外,还将理解,当元件或层被称作为“在”两个元件或层“之间”时,它可以是两个元件或层之间的仅有的元件或层,或者也可以存在一个或多个居间元件或层。
    41.出于本公开的目的,当在元素的列表之后时,诸如
    “…
    中的至少一个”的表述修饰整个元素的列表,而不修饰列表中的个别元素。例如,“x、y和z中的至少一个”、“x、y或z中的至少一个”和“选自由x、y和z组成的组中的至少一个”可以被解释为仅x、仅y、仅z、x、y和z中的两个或更多的任意组合(诸如,以xyz、xyy、yz、以及zz、或其任何变体为例)。类似地,诸如“a和b中的至少一个”的表述可以包括a、b、或a和b。如本文中所用,术语“和/或”包括一个或多个相关所列项目的任何和全部组合。例如,诸如“a和/或b”的表述可以包括a、b、或a和b。
    42.将理解,尽管在本文中可以使用术语“第一”、“第二”、“第三”等来描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受这些术语限制。这些术语用于将一个元件、组件、区域、层或部分与另一元件、组件、区域、层或部分区分开。因此,在不脱离本公开的精神和范围的情况下,以下描述的第一元件、组件、区域、层或部分可以被称为第二元件、组件、区域、层或部分。将元件描述为“第一”元件可以不需要或指示第二元件或其它元件的存在。在本文中也可以使用术语“第一”、“第二”等来区分不同类别或组的元件。为了简明起见,术语“第一”、“第二”等可以分别表示“第一类别(或第一组)”、“第二类别(或第二组)”等。
    43.本文中所用的术语仅出于描述具体实施方式的目的,而不旨在对本公开进行限制。除非上下文另外清楚地指示,否则如本文中所用,单数形式“一”和“一个”旨在也包括复数形式。还将理解,当在本说明书中使用时,术语“包括(comprises)”、“包括(comprising)”、“具有(have)”、“具有(having)”、“包括(includes)”和“包括(including)”指定所阐述的特征、整体、步骤、操作、元件和/或组件的存在,但不排除一个或多个其它特征、整体、步骤、操作、元件、组件和/或其组的存在或添加。
    44.如本文中所用,术语“大体”、“约”、“近似”以及类似的术语用作近似的术语,而不用作程度的术语,并且旨在解释将由本领域中的普通技术人员认识到的测量值或计算值中的固有偏差。如本文中所用,“约”或“近似”包括所述值,并且意味着在如由本领域中的普通技术人员在考虑到所讨论的测量和与特定量的测量相关的误差(即,测量系统的限制)时所确定的特定值的可接受偏差范围内。例如,“约”可以表示在一个或多个标准偏差内或在所述值的
    ±
    30%、
    ±
    20%、
    ±
    10%、
    ±
    5%内。此外,在描述本公开的实施方式时使用的“可以”表示“本公开的一个或多个实施方式”。
    45.当可以不同地实施一个或多个实施方式时,可以与所描述的顺序不同地执行具体的工艺顺序。例如,两个连续描述的工艺可以大体同时执行或者以与所描述的顺序相反的顺序执行。
    46.可以利用任何合适的硬件、固件(例如,专用集成电路)、软件、或软件、固件和硬件的组合来实施根据本文中描述的本公开的实施方式的电子或电学设备和/或任何其它相关
    的设备或组件。例如,这些设备的各组件可以形成在一个集成电路(ic)芯片上或者在单独的ic芯片上。此外,这些设备的各组件可以实施在柔性印刷电路膜、带载封装(tcp)、印刷电路板(pcb)上,或者形成在一个衬底上。
    47.此外,这些设备的各组件可以是在一个或多个计算设备中的一个或多个处理器上运行、执行计算机程序指令并与用于执行本文中所述的各种功能的其它系统组件交互的进程或线程。计算机程序指令存储在存储器中,所述存储器可以使用诸如以随机存取存储器(ram)为例的标准存储器设备在计算设备中实施。计算机程序指令还可以存储在其它非暂时性计算机可读介质(诸如以cd-rom、闪存驱动器等为例)中。此外,本领域中的技术人员应认识到,在不脱离本公开的实施方式的精神和范围的情况下,各种计算设备的功能可以被结合或集成到单个计算设备中,或者特定计算设备的功能可以分布在一个或多个其它计算设备上。
    48.除非另外限定,否则本文中使用的所有术语(包括技术术语和科学术语)具有与如由本公开所属领域中的普通技术人员通常理解的相同的含义。还将理解,除非在本文中明确地如此限定,否则术语(诸如在常用词典中限定的术语)应被解释为具有与它们在相关领域的上下文和/或本说明书中的含义一致的含义,并且不应以理想化或过于形式化的含义进行解释。
    49.图1和图2分别示出了根据本公开的一些实施方式的显示设备100。与图1相比,图2示出了栅极驱动器120的其它实施方式。
    50.参考图1和图2,根据本公开的一些实施方式的显示设备100包括其中布置有像素px的显示区域110(或包括显示区域110的显示面板)以及用于驱动像素px的栅极驱动器120、数据驱动器130和控制器140。
    51.显示区域110包括布置在多条水平线hl[1]至hl[n]上的像素px(其中,n是大于或等于2的自然数)。此外,显示区域110包括针对所述水平线hl[1]至hl[n]中的每条形成的第一栅极线gl1[1]至gl1[n]、第二栅极线gl2[1]至gl2[n]和第三栅极线gl3[1]至gl3[n]以及针对每条竖直线形成的数据线dl[1]至dl[m](其中,m是大于或等于2的自然数)。例如,第j第一栅极线gl1[j]、第j第二栅极线gl2[j]和第j第三栅极线gl3[j]可以设置在第j水平线上(其中,j是大于0的自然数),并且第k数据线dl[k]可以设置在第k竖直线上(其中,k是大于0的自然数)。
    [0052]
    为了方便起见,在描述以下实施方式时,至少一条第一栅极线被任意地或一般地称作为“(多条)第一栅极线gl1”,至少一条第二栅极线被任意地或一般地称作为“(多条)第二栅极线gl2”,并且至少一条第三栅极线被任意地或一般地称作为“(多条)第三栅极线gl3”。类似地,至少一条数据线被任意地或一般地称作为“(多条)数据线dl”。此外,至少一条水平线被任意地称作为“(多条)水平线hl”。
    [0053]
    像素px可以分别连接到设置在每条水平线hl上的第一栅极线gl1、第二栅极线gl2和第三栅极线gl3,并且连接到设置在每条竖直线上的数据线dl。例如,位于第j水平线hl[j]和第k竖直线上的像素px可以连接到第j第一栅极线gl1[j]、第j第二栅极线gl2[j]和第j第三栅极线gl3[j]以及第k数据线dl[k]。在描述本公开的实施方式时,术语“连接(或联接)”可以综合地意指物理连接(或联接)和/或电连接(或联接)。此外,术语“连接(或联接)”可以综合地意指直接或间接连接(或联接)以及集成或非集成连接(或联接)。
    [0054]
    像素px分别从第一栅极线gl1、第二栅极线gl2和第三栅极线gl3接收第一栅极信号、第二栅极信号和第三栅极信号。第一栅极信号、第二栅极信号和第三栅极信号可以是用于控制像素px的操作时序的控制信号,并且可以是用于控制提供给每条水平线hl的像素px的数据信号的时序的扫描信号。
    [0055]
    例如,第一栅极信号可以是用于以水平线hl为单位选择(例如,依次选择)像素px以向每条水平线hl的像素px提供数据信号的扫描信号。在这种情况下,第一栅极线gl1可以是每条水平线hl的扫描线。
    [0056]
    第二栅极信号可以是用于在驱动像素px的显示时段期间向每条水平线hl的像素px提供初始化电源的电压的初始化控制信号。此外,在一些实施方式中,第二栅极信号还可以用作用于在感测时段(例如,预定感测时段)期间将每条水平线hl的像素px连接到感测单元以提取像素px的特征信息的感测控制信号。
    [0057]
    第三栅极信号可以是用于在驱动像素px的显示时段期间以低于参考灰度级(例如,预定参考灰度级)的低灰度级驱动每条水平线hl的像素px或者用于控制每条水平线hl的像素px不发射光的非发射控制信号。
    [0058]
    像素px从每条数据线dl接收每帧的数据信号。在显示设备100通过像素px显示图像的显示时段期间,可以通过每帧的数据信号在每帧时段期间控制像素px的发射亮度。
    [0059]
    此外,像素px可以连接到至少一个驱动电源。例如,像素px可以连接到作为高电位像素电源的第一电源vdd和作为低电位像素电源的第二电源vss。此外,像素px还可以连接到至少一个其它驱动电源。例如,像素px还可以连接到初始化电源和/或偏置电源。
    [0060]
    像素px在显示时段期间从第一栅极线gl1和第二栅极线gl2接收每帧时段的第一栅极信号和第二栅极信号用于显示与输入数据对应的图像。此外,像素px在提供第一栅极信号和第二栅极信号的时段期间从数据线dl接收与每帧的输入数据对应的数据信号,并发射具有与数据信号对应的亮度的光以显示每帧的图像。
    [0061]
    此外,像素px可以在每帧时段中从第三栅极线gl3接收第三栅极信号。响应于提供给水平线hl的第三栅极线gl3的第三栅极信号,每条水平线hl的像素px可以不发射光或者可以以小于参考灰度级(例如,预定参考灰度级)的低灰度级来驱动。例如,像素px可以通过第三栅极信号显示黑色图像或具有灰度级(例如,预定灰度级)的暗淡图像。
    [0062]
    在一些实施方式中,第一栅极线gl1和第二栅极线gl2可以以水平线hl为单位依次驱动。第三栅极线gl3也可以以水平线hl为单位依次驱动。在这种情况下,在首先驱动每条水平线hl的第一栅极线gl1和第二栅极线gl2之后,可以在经过一段时间(例如,预定时间)后驱动第三栅极线gl3。驱动第一栅极线gl1、第二栅极线gl2和第三栅极线gl3可以意指第一栅极信号、第二栅极信号和第三栅极信号分别提供到第一栅极线gl1、第二栅极线gl2和第三栅极线gl3。此外,第一栅极信号、第二栅极信号和第三栅极信号中的每个可以指具有栅极导通电压的信号或脉冲。
    [0063]
    例如,在每帧时段中,像素px可以通过第一栅极信号和第二栅极信号存储相应帧的数据信号,可以在一个时段(例如,预定时段)期间以与数据信号对应的各自的亮度发射光,并且可以以水平线hl为单位依次切换到非发射状态。同时,在像素px在相应帧时段期间接收与黑色灰度级(例如,包括在第一图像数据data1或第二图像数据data2中的黑色数据的灰度级(0灰度))对应的数据信号的情况下,第一晶体管m1(参见图5)通过所述数据信号
    截止,并且像素px在相应帧时段的发射时段期间大体保持非发射状态,从而呈现黑色灰度级。
    [0064]
    在一些实施方式中,像素px可以是各自包括至少一个发光元件的自发光像素,但是本公开不限于此。例如,像素px的类型、结构和/或驱动方法可以根据实施方式而不同地改变。稍后将详细描述像素px的结构和驱动方法。
    [0065]
    栅极驱动器120从控制器140接收栅极控制信号gcs,并响应于栅极控制信号gcs将第一栅极信号、第二栅极信号和第三栅极信号提供给第一栅极线gl1、第二栅极线gl2和第三栅极线gl3。例如,栅极驱动器120可以接收包括用于控制第一栅极信号、第二栅极信号和第三栅极信号的提供时序的开始信号(例如,输入到用于生成第一栅极信号的第一移位寄存器的第一采样脉冲、输入到用于生成第二栅极信号的第二移位寄存器的第二采样脉冲、以及输入到用于生成第三栅极信号的第三移位寄存器的第三采样脉冲)和时钟信号(例如,用于控制第一移位寄存器、第二移位寄存器和第三移位寄存器的操作时序的时钟信号)的栅极控制信号gcs,并且可以响应于栅极控制信号gcs向第一栅极线gl1、第二栅极线gl2和第三栅极线gl3提供第一栅极信号、第二栅极信号和第三栅极信号。
    [0066]
    在一些实施方式中,栅极驱动器120可以针对构成一个帧时段的每个水平时段,同时或大体同时(例如,并行地)向与水平时段对应的水平线hl的第一栅极线gl1和第二栅极线gl2提供第一栅极信号和第二栅极信号,或者可以在一个帧时段期间以一条水平线hl为单位依次向布置在显示区域110中的第一栅极线gl1和第二栅极线gl2提供第一栅极信号和第二栅极信号。
    [0067]
    此外,在一个帧时段期间,在第一栅极信号和第二栅极信号提供到每条水平线hl的第一栅极线gl1和第二栅极线gl2之后,栅极驱动器120可以在经过一段时间(例如,预定时间)后的时间点处,向水平线hl的第三栅极线gl3提供第三栅极信号,并且可以在一个帧时段期间以一条水平线hl(或包括至少两条水平线hl的一个水平线组)为单位向布置在显示区域110中的第三栅极线gl3依次提供第三栅极信号。例如,在每帧时段期间,在第一栅极信号和第二栅极信号同时或大体同时提供到每条水平线hl的第一栅极线gl1和第二栅极线gl2之后,第三栅极信号可以提供到第三栅极线gl3。
    [0068]
    在一些实施方式中,栅极驱动器120可以包括用于驱动第一栅极线gl1的第一移位寄存器、用于驱动第二栅极线gl2的第二移位寄存器、以及用于驱动第三栅极线gl3的第三移位寄存器。例如,当第一栅极线gl1和第二栅极线gl2根据显示设备100的操作模式可以以不同时序驱动或者可以同时或大体同时驱动时,用于驱动第一栅极线gl1的第一移位寄存器和用于驱动第二栅极线gl2的第二移位寄存器可以独立地配置,并且可以通过各自的栅极控制信号gcs来驱动。例如,当在感测像素px的特征信息的感测操作中使用第二栅极线gl2时,第一移位寄存器和第二移位寄存器可以独立地配置。
    [0069]
    在其它实施方式中,用于驱动第一栅极线gl1的第一移位寄存器和用于驱动第二栅极线gl2的第二移位寄存器可以集成到一个移位寄存器中。例如,当第一栅极线gl1和第二栅极线gl2同时或大体同时驱动而不管显示设备100的操作模式时,每条水平线hl的第一栅极线gl1和第二栅极线gl2可以整体或非整体地连接,并且可以通过一个移位寄存器同时或大体同时驱动。
    [0070]
    栅极驱动器120的配置可以根据实施方式而不同地改变。例如,栅极驱动器120可
    以集成到单个驱动电路中,或者可以划分成多个驱动电路。
    [0071]
    在一些实施方式中,如图1中所示,用于驱动第一栅极线gl1、第二栅极线gl2和第三栅极线gl3的第一移位寄存器、第二移位寄存器和第三移位寄存器可以集成到单个栅极驱动器120中。
    [0072]
    在其它实施方式中,如图2中所示,栅极驱动器120可以划分成第一栅极驱动器120a和第二栅极驱动器120b,并且第一栅极驱动器120a和第二栅极驱动器120b中的每个可以包括至少一个移位寄存器。作为示例,第一栅极驱动器120a可以包括用于驱动第一栅极线gl1和第二栅极线gl2的第一移位寄存器和第二移位寄存器,并且第二栅极驱动器120b可以包括用于驱动第三栅极线gl3的第三移位寄存器。在这种情况下,第一栅极驱动器120a和第二栅极驱动器120b可以分别提供有来自控制器140的第一栅极控制信号gcs1和第二栅极控制信号gcs2,并通过来自控制器140的第一栅极控制信号gcs1和第二栅极控制信号gcs2驱动。
    [0073]
    数据驱动器130从控制器140接收数据控制信号dcs和第二图像数据data2,并且响应于数据控制信号dcs和第二图像数据data2生成数据信号。例如,数据驱动器130可以接收第二图像数据data2以及包括源极采样脉冲、源极采样时钟和/或源极输出启用信号的数据控制信号dcs,并且可以生成与第二图像数据data2对应的数据信号。在一些实施方式中,数据信号可以以与将由像素px显示的亮度对应的数据电压的形式生成,但是本公开不限于此。
    [0074]
    数据驱动器130可以通过数据线dl向像素px提供数据信号。例如,数据驱动器130可以针对构成一个帧时段的每个水平时段,向数据线dl提供与对应于水平时段的水平线hl的像素px对应的数据信号。提供给数据线dl的数据信号提供到由第一栅极信号选择的水平线hl的像素px。
    [0075]
    控制器140从外部(例如,主处理器)接收控制信号con和第一图像数据data1,并且可以响应于控制信号con和第一图像数据data1驱动栅极驱动器120和数据驱动器130。
    [0076]
    例如,控制器140可以接收包括竖直同步信号、水平同步信号和/或主时钟信号的控制信号con,并且可以响应于控制信号con生成栅极控制信号gcs和数据控制信号dcs。栅极控制信号gcs可以提供到栅极驱动器120,并且数据控制信号dcs可以提供到数据驱动器130。
    [0077]
    此外,控制器140从外部(例如,从主处理器)接收第一图像数据data1(例如,输入图像数据),并且可以通过根据显示设备100的规格转换和/或重新排列第一图像数据data1来生成第二图像数据data2。
    [0078]
    第二图像数据data2提供到数据驱动器130并用于生成数据信号。因此,可以在显示区域110中显示与第二图像数据data2对应的图像。
    [0079]
    在一些实施方式中,显示设备100还可以包括用于在感测时段(例如,预定感测时段)期间感测像素px的特征信息的感测单元,并且可以存储补偿值以补偿使用感测单元感测到的像素px的特征偏差。在这种情况下,控制器140可以通过应用补偿值将第一图像数据data1转换为第二图像数据data2。因此,补偿了像素px的特征偏差,并且因此可以在显示区域110中显示质量一致的图像。
    [0080]
    图3示出了根据本公开的一些实施方式的显示设备100的驱动时段。
    [0081]
    参考图1至图3,根据本公开的一些实施方式的显示设备100的驱动时段包括第一非显示时段ndp1和第二非显示时段ndp2以及显示时段dp。显示时段dp是响应于输入图像数据(例如,第一图像数据data1)驱动像素px的时段,并且可以包括至少一个帧时段df。第一非显示时段ndp1和第二非显示时段ndp2可以包括显示设备100的驱动时段中除了显示时段dp之外的时段。
    [0082]
    第一非显示时段ndp1可以是显示设备100准备驱动的时段。作为示例,第一非显示时段ndp1可以是从输入显示设备100的开机指令pon的时间点起包括数十到数百个帧时段的时段。
    [0083]
    第二非显示时段ndp2可以是显示设备100的驱动结束的时段。作为示例,第二非显示时段ndp2可以是从输入显示设备100的关机指令poff的时间点起包括数十到数百个帧时段的时段。
    [0084]
    在一些实施方式中,用于感测像素px的特征信息的感测操作可以在第一非显示时段ndp1和/或第二非显示时段ndp2中执行。感测到的特征信息可以用于转换输入图像数据(例如,第一图像数据data1),以在显示时段dp期间补偿像素px的特征偏差。
    [0085]
    然而,本公开不限于此。例如,在其它实施方式中,可以在显示时段dp内实时感测像素px的特征信息,并且可以使用像素px的特征信息来转换输入图像数据。
    [0086]
    显示时段dp是根据每帧的输入图像数据驱动像素px的时段,并且可以是在显示区域110中显示与输入图像数据对应的图像的时段。显示时段dp可以包括用于显示每帧的图像的帧时段df(也称作为“显示帧时段”)和位于帧时段df之间的竖直空白时段vb。例如,每当一个帧时段1f结束时,可以开始竖直空白时段vb。例如,在每个帧时段df的数据输入时段结束之后,可以开始每个竖直空白时段vb。
    [0087]
    图4示出了根据本公开的一些实施方式的显示设备100的显示时段dp。为了方便起见,图4示出了包括在基于第一水平线hl[1]的显示时段dp中的每个帧时段df。
    [0088]
    参考图1至图4,每个帧时段df可以包括数据输入时段tw、发射时段te、数据复位时段tr和非发射时段tb(也称作为“黑色帧时段”或“黑色插置时段”)。此外,每个帧时段df可以从显示区域110的第一水平线hl[1]至第n水平线hl[n](例如,最后一条水平线)依次开始。
    [0089]
    例如,一个帧时段1f可以包括与第一水平线hl[1]至第n水平线hl[n]对应的多个水平时段,并且可以在每个水平时段期间通过第一栅极信号选择相应水平线hl的像素px。如此,第一水平线hl[1]至第n水平线hl[n]的像素px可以依次被选择以接收每帧的数据信号,并且可以依次发射具有与数据信号对应的亮度的光。此外,在一个帧时段1f期间,当在每条水平线hl的像素px在特定时段期间发射光的时间点处依次选择第一水平线hl[1]至第n水平线hl[n]时,截止电压或偏置电源(例如,预定偏置电源)的电压可以依次输入到每条水平线hl的像素px(例如,设置在像素px中的驱动晶体管的栅极节点)。当截止电压或偏置电源的电压传输到像素px时,像素px可以不发射光,或者可以以小于或等于参考灰度级(例如,预定参考灰度级)的低灰度级来驱动。
    [0090]
    因此,像素px可以在一个帧时段1f中的发射时段(例如,预定发射时段)te期间显示与数据信号对应的图像,并且在发射时段te之后的非发射时段tb期间可以不发射光或者可以细微地发射具有小于或等于参考灰度级的低灰度级的光。像素px的非发射时段tb可以
    保持,直到提供下一帧的数据信号。
    [0091]
    如此,在每个帧时段df期间,在显示与数据信号对应的图像之后,通过使像素px不发射光或者通过使像素px细微地发射光来擦除图像,从而减少或防止在显示区域110中出现残留影像。例如,即使当显示设备100以高速显示视频时,也可以通过在每个发射时段te之后执行擦除操作来有效地防止或减少动态模糊。
    [0092]
    此外,当通过以每条水平线hl为单位依次使像素px不发射光(或细微地发射光)来执行擦除操作时,可以在至少一条水平线hl的数据输入时段tw和/或发射时段te期间对至少一条其它水平线hl执行数据复位时段tr和/或非发射时段tb。在这种情况下,像素px可以在不应用其中布置在显示区域110中的像素px同时发射光的同时光发射方法的情况下依次发射光。因此,可以分配显示面板的负载,并且可以减慢或防止显示面板的瞬时电流快速增加。
    [0093]
    此外,在本公开的一些实施方式中,第三栅极信号与第一栅极信号和第二栅极信号分开提供给像素px,并且位于每条水平线hl上的像素px的数据复位时段tr和非发射时段tb通过第三栅极信号控制。因此,无论位于每条水平线hl上的像素px的数据输入时段tw如何,在期望的时间点处像素px可以关断(例如,可以不发射光)或者可以以低灰度级驱动。因此,可以通过在充分保证数据输入时段tw和发射时段te的同时减少或防止残留影像来提高显示设备100的图像质量。此外,每条水平线hl的数据复位时段tr与非发射时段tb的比例可以通过第三栅极信号自由地调节。
    [0094]
    同时,每个竖直空白时段vb可以不与水平线hl的数据输入时段tw重叠。例如,在每个帧时段df期间所有水平线hl的数据输入时段tw结束之后,可以开始竖直空白时段vb。在一些实施方式中,对于至少一些水平线hl,每个竖直空白时段vb可以与发射时段te、数据复位时段tr和/或非发射时段tb重叠,但是本公开不限于此。
    [0095]
    图5示出了根据本公开的一些实施方式的像素px。例如,图5示出了可以位于图1和图2的显示区域110中的像素px的示例,并且位于显示区域110中的像素px可以具有大体相同或相似的结构。
    [0096]
    参考图1至图5,根据本公开的一些实施方式的像素px包括发光元件ld和用于驱动发光元件ld的像素电路pxc。
    [0097]
    发光元件ld连接在第一电源vdd和第二电源vss之间。例如,发光元件ld的一个电极(例如,阳极电极)可以通过像素电路pxc和第一电源线pl1连接到第一电源vdd,并且发光元件ld的另一电极(例如,阴极电极)可以通过第二电源线pl2连接到第二电源vss。
    [0098]
    第一电源vdd和第二电源vss可以具有不同的电压(或电位),使得发光元件ld可以发射光。作为示例,第一电源vdd可以是高电位像素电源,并且第二电源vss可以是具有比第一电源vdd的电位低发光元件ld的阈值电压的电压的低电位像素电源。
    [0099]
    当从像素电路pxc提供驱动电流时,发光元件ld产生具有与驱动电流对应的亮度的光。因此,每个像素px可以在每个帧时段df期间发射具有与数据信号ds对应的亮度的光。同时,在像素px在帧时段df期间接收与黑色灰度级(例如,0灰度)对应的数据信号ds的情况下,第一晶体管m1截止以不产生驱动电流。因此,像素px可以在帧时段df期间保持非发射状态。
    [0100]
    在一些实施方式中,发光元件ld可以是包括有机或无机发光层的发光二极管。例
    如,发光元件ld可以是有机发光二极管、无机发光二极管、量子点/阱发光二极管等,但是本公开不限于此。
    [0101]
    此外,尽管图5示出了像素px包括一个发光元件ld的一些实施方式,但是本公开不限于此。例如,像素px可以包括彼此串联、并联或串并联连接的多个发光元件ld。
    [0102]
    即,在本公开中,发光元件ld的类型、结构、形状、尺寸、数量和/或连接结构不受特别限制,并且这些可以根据实施方式而不同地改变。
    [0103]
    像素电路pxc可以连接在第一电源vdd和发光元件ld之间。此外,像素电路pxc还可以连接到像素px的第一栅极线gl1、第二栅极线gl2和第三栅极线gl3、数据线dl以及初始化电源线inl。从第一栅极线gl1、第二栅极线gl2和第三栅极线gl3提供的第一栅极信号sc、第二栅极信号ss和第三栅极信号bi可以控制像素px的驱动时序,并且从数据线dl提供的数据信号ds可以控制像素px的发射亮度。初始化电源vinit的电压提供到初始化电源线inl。在一些实施方式中,第二栅极线gl2和初始化电源线inl也可以分别用作用于感测像素px的特征信息的感测控制线和感测线,但是本公开不限于此。
    [0104]
    像素电路pxc可以包括第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4和电容器cst。
    [0105]
    第一晶体管m1连接在第一电源vdd和发光元件ld之间,并且第一晶体管m1的栅电极连接到第一节点n1。第一晶体管m1通过控制根据第一节点n1的电压提供给发光元件ld的驱动电流来驱动发光元件ld。即,第一晶体管m1可以是用于根据第一节点n1的电压控制像素px的驱动电流的驱动晶体管。
    [0106]
    第二晶体管m2连接在数据线dl和第一节点n1之间,并且第二晶体管m2的栅电极连接到第一栅极线gl1。可以根据第一栅极线gl1的电压来驱动第二晶体管m2。例如,当具有栅极导通电压的第一栅极信号sc(例如,高电平电压的扫描信号)提供到第一栅极线gl1时,第二晶体管m2导通以将数据线dl电连接到第一节点n1。
    [0107]
    在每个帧时段df(例如,每个水平时段)期间,帧的数据信号ds提供到数据线dl,并且在提供第一栅极信号sc的时段期间,数据信号ds通过导通的第二晶体管m2传输到第一节点n1。即,第二晶体管m2可以是用于将每帧的数据信号ds传输到像素px的内部的开关晶体管。
    [0108]
    电容器cst连接在第一节点n1和第二节点n2之间,并且充入有与第一节点n1和第二节点n2之间的电压差对应的电压。第一节点n1可以是与第一晶体管m1的栅电极连接的栅极节点,并且第二节点n2可以是第一晶体管m1和发光元件ld之间的节点。即,电容器cst可以是连接在第一晶体管m1的一个电极(例如,源电极)和第一晶体管m1的栅电极之间的存储电容器,并且存储第一晶体管m1的栅极源极电压。
    [0109]
    第三晶体管m3连接在第二节点n2和初始化电源线inl之间,并且第三晶体管m3的栅电极连接到第二栅极线gl2。可以根据第二栅极线gl2的电压来驱动第三晶体管m3。例如,当具有栅极导通电压的第二栅极信号ss(例如,高电平电压的初始化控制信号(或感测控制信号))提供到第二栅极线gl2时,第三晶体管m3导通以将第二节点n2电连接到初始化电源线inl。因此,初始化电源vinit的电压可以传输到第二节点n2。
    [0110]
    第四晶体管m4连接在第一节点n1和第二节点n2之间,并且第四晶体管m4的栅电极连接到第三栅极线gl3。例如,第四晶体管m4可以直接连接在电容器cst的第一电极和第二
    电极之间。即,第四晶体管m4可以并联连接到第一节点n1和第二节点n2之间的电容器cst。
    [0111]
    可以根据第三栅极线gl3的电压来驱动第四晶体管m4。例如,当具有栅极导通电压的第三栅极信号bi(例如,高电平电压的非发射控制信号)提供到第三栅极线gl3时,第四晶体管m4导通以将第一节点n1连接到第二节点n2。当第四晶体管m4导通时,电容器cst的两个电极可以被连接以成为等电位,并且因此,电容器cst中累积的电荷可以被释放。
    [0112]
    同时,尽管图5示出了包括在像素电路pxc中的晶体管(例如,第一晶体管m1至第四晶体管m4)都是n型晶体管,但是本公开不限于此。即,第一晶体管m1至第四晶体管m4中的至少一个可以改变为p型晶体管。在这种情况下,用于导通相应晶体管的栅极导通电压的电平可以改变。
    [0113]
    例如,在其它实施方式中,第一晶体管m1至第四晶体管m4可以是p型晶体管。在这种情况下,用于导通第一晶体管m1至第四晶体管m4的栅极导通电压可以是低电平电压。
    [0114]
    在其它实施方式中,像素px可以包括p型晶体管和n型晶体管两者。例如,第一晶体管m1至第四晶体管m4中的一些可以是n型晶体管,而其其它晶体管可以是p型晶体管。
    [0115]
    此外,根据一些实施方式,可以改变电容器cst的位置。例如,电容器cst可以连接在第一电源线pl1(或改变为p型晶体管的第一晶体管m1的源电极)和第一节点n1之间。
    [0116]
    图6示出了根据本公开的一些实施方式的像素px的驱动时序。例如,图6示出了根据图5(或图10)的实施方式提供给每个像素px的第一栅极信号sc、第二栅极信号ss和第三栅极信号bi的一些实施方式。
    [0117]
    为了方便起见,图6示出了基于布置在第一水平线hl[1]上的像素px的帧时段df以及构成帧时段df的第一时段t1至第四时段t4。其余水平线hl的第一时段t1至第四时段t4可以在第一水平线hl[1]的第一时段t1至第四时段t4之后依次开始。
    [0118]
    参考图1至图6,在一个帧时段1f期间,第一栅极信号sc[1]至sc[n]可以依次提供到第一栅极线gl1[1]至gl1[n]。此外,第二栅极信号ss[1]至ss[n]可以依次提供到第二栅极线gl2[1]至gl2[n]以在一个帧时段1f期间与第一栅极信号sc[1]至sc[n]同步。例如,第一栅极信号sc和第二栅极信号ss可以同时或大体同时提供到每条水平线hl的第一栅极线gl1和第二栅极线gl2。
    [0119]
    对于每条水平线hl,一个帧时段1f将包括依次进行的第一时段t1、第二时段t2、第三时段t3和第四时段t4。在一些实施方式中,包括第一水平线hl[1]等的一些水平线hl的当前帧的第一时段t1、第二时段t2和/或第三时段t3可以在时间上(例如,在时域中)与包括第n水平线hl[n]等的一些其它水平线hl的前一帧的第二时段t2、第三时段t3和/或第四时段t4重叠。
    [0120]
    第一时段t1可以是相应帧的数据信号ds输入到每条水平线hl的像素px的时段。例如,第一时段t1可以与图4的数据输入时段tw对应。
    [0121]
    在第一时段t1期间,第一栅极信号sc和第二栅极信号ss可以同时或大体同时提供到水平线hl的第一栅极线gl1和第二栅极线gl2。例如,在每个帧时段df的第一水平时段期间,具有栅极导通电压的第一栅极信号sc[1]和第二栅极信号ss[1]可以提供到第一水平线hl[1]的第一栅极线gl1[1]和第二栅极线gl2[1],并且在第一水平时段之后的第二水平时段期间,具有栅极导通电压的第一栅极信号sc[2]和第二栅极信号ss[2]可以提供到第二水平线hl[2]的第一栅极线gl1[2]和第二栅极线gl2[2]。如此,当在每个帧时段df期间依次向
    多条水平线hl[1]至hl[n]的第一栅极线gl1[1]至gl1[n]提供第一栅极信号sc[1]至sc[n]时,第二栅极信号ss[1]至ss[n]可以依次提供到多条水平线hl[1]至hl[n]的第二栅极线gl2[1]至gl2[n]。
    [0122]
    第二时段t2可以是每条水平线hl的像素px发射具有与相应帧的数据信号ds对应的亮度的光的时段。例如,第二时段t2可以与图4的发射时段te对应。
    [0123]
    第三时段t3是第三栅极信号bi输入到每条水平线hl的像素px的时段,并且可以是通过第三栅极信号bi将充入在相应水平线hl的像素px中的电压复位的时段。例如,第三时段t3可以与图4的数据复位时段tr对应。
    [0124]
    例如,在一个帧时段1f期间,第三栅极信号bi[1]至bi[n]可以依次提供到多条水平线hl[1]至hl[n]的第三栅极线gl3[1]至gl3[n]。因此,在每个帧时段df期间存储在多条水平线hl[1]至hl[n]的像素px中的电压可以依次放电,并且可以将像素px复位。
    [0125]
    对于每条水平线hl,第三栅极信号bi可以提供成在每个帧时段df期间不与第一栅极信号sc和第二栅极信号ss重叠。例如,第三时段t3可以从第二时段t2的起始经过一段时间(例如,预定时间)后开始。
    [0126]
    当充入像素px中的电压在第三时段t3期间放电时,像素px可以在第三时段t3之后的第四时段t4期间不发射光。例如,第四时段t4可以与图4的非发射时段tb对应。像素px可以保持非发射状态,直到提供下一帧的数据信号ds。
    [0127]
    图7至图9依次示出了根据图5和图6的实施方式的驱动像素px的方法。为了方便起见,图7至图9示出了布置在任意水平线hl上的一个像素px以及提供到所述像素px的第一栅极信号sc、第二栅极信号ss和第三栅极信号bi的一些实施方式。
    [0128]
    首先,参考图1至图7,在一个帧时段1f的第一时段t1期间,具有栅极导通电压(例如,高电平电压)的第一栅极信号sc和第二栅极信号ss可以提供到一条水平线hl的第一栅极线gl1和第二栅极线gl2。因此,位于所述水平线hl上的像素px的第二晶体管m2和第三晶体管m3可以导通。
    [0129]
    当每个像素px的第二晶体管m2导通时,来自数据线dl的数据信号ds可以传输到像素px的内部,例如,第一节点n1。当每个像素px的第三晶体管m3导通时,来自初始化电源线inl的初始化电源vinit的电压vi(在下文中称作为“初始化电压”)可以传输到像素px的内部,例如,第二节点n2。
    [0130]
    因此,与数据信号ds的电压vd(在下文中称作为“数据电压”)对应的电压(例如,数据电压vd和初始化电压vi之间的电压差)可以存储在电容器cst中。此外,当初始化电压vi传输到发光元件ld的一个电极(例如,阳极电极)时,发光元件ld可以被初始化。例如,发光元件ld的寄生电容器中累积的电荷可以被释放。
    [0131]
    参考图1至图8,在第一时段t1之后的第二时段t2期间,水平线hl的第一栅极线gl1、第二栅极线gl2和第三栅极线gl3的电压可以保持在栅极截止电压(例如,低电平电压)处。因此,位于水平线hl上的像素px的第二晶体管m2、第三晶体管m3和第四晶体管m4可以截止。
    [0132]
    在第二时段t2期间,第一晶体管m1的栅极源极电压vgs可以保持在于第一时段t1期间充入电容器cst中的电压处。因此,第一晶体管m1可以在第二时段t2期间产生与数据电压vd对应的驱动电流id,并且驱动电流id可以通过第一晶体管m1和发光元件ld从第一电源
    vdd流动到第二电源vss。因此,在第二时段t2期间,水平线hl的像素px可以发射具有与数据信号ds对应的亮度的光。同时,在帧时段df期间接收与黑色灰度级对应的数据信号ds的像素px可以在第二时段t2期间保持非发射状态。
    [0133]
    参考图1至图9,在第二时段t2之后的第三时段t3期间,栅极导通电压(例如,高电平电压)的第三栅极信号bi可以提供到水平线hl的第三栅极线gl3。因此,位于水平线hl上的像素px的第四晶体管m4可以导通。
    [0134]
    当每个像素px的第四晶体管m4导通时,截止电压可以施加到像素px的第一晶体管m1。例如,在第三时段t3期间,第一晶体管m1的栅电极和源电极可以通过第四晶体管m4连接,并且因此第一晶体管m1的源极电压vs可以传输到第一节点n1。此外,连接在第一晶体管m1的栅电极和源电极之间的电容器cst的两个电极可以彼此连接以成为等电位,并且因此电容器cst可以放电。因此,第一节点n1的电压可以复位到第一晶体管m1的截止电压。
    [0135]
    此后,在第三时段t3之后的第四时段t4期间,水平线hl的第一栅极线gl1、第二栅极线gl2和第三栅极线gl3的电压可以保持在栅极截止电压(例如,低电平电压)处。因此,位于水平线hl上的像素px的第二晶体管m2、第三晶体管m3和第四晶体管m4可以截止。
    [0136]
    在第四时段t4期间,在保持像素px的第一节点n1的电压时,第一晶体管m1的栅极源极电压vgs可以保持在放电状态(例如,0v)中。因此,当第一晶体管m1在第四时段t4期间保持在截止状态中时,水平线hl的像素px可以保持非发射状态。
    [0137]
    图10示出了根据本公开的一些实施方式的像素px。例如,图10示出了图5的实施方式的关于第四晶体管m4的修改。
    [0138]
    图11示出了根据本公开的一些实施方式的驱动像素px的方法。例如,图11示出了图9的实施方式的关于第三时段t3和第四时段t4中的操作的修改。
    [0139]
    图12示出了根据本公开的一些实施方式的偏置电压vb和第一晶体管m1的驱动电压。例如,图12示出了可以施加到像素px的偏置电压vb和根据图10的实施方式的第一晶体管m1的栅极源极电压vgs。
    [0140]
    在图10至图12的实施方式中,相同的参考标记指示与图5至图9的实施方式的元件相似或相同的元件,并且将省略其详细描述。
    [0141]
    结合图1至图9,参考图10至图12,第四晶体管m4可以连接在第一节点n1和偏置电源线bil之间。例如,第四晶体管m4可以直接连接在第一节点n1和偏置电源线bil之间,并且偏置电压vb可以在其中第三栅极信号bi提供到第三栅极线gl3的第三时段t3期间传输到第一节点n1。
    [0142]
    由于偏置电源线bil连接到偏置电源vbi且第四晶体管m4导通,因此来自偏置电源vbi的偏置电压vb可以传输到像素px。根据一些实施方式,偏置电源vbi可以是与初始化电源vinit分离的独立电源,并且可以是与初始化电源vinit不同的电源。此外,偏置电源线bil可以是与初始化电源线inl分离的独立电源线。因此,无论初始化电压vi如何,偏置电压vb可以调节到期望的电平。
    [0143]
    在一些实施方式中,偏置电压vb可以低于或等于第一晶体管m1的截止电压。例如,偏置电压vb可以是用于将第一晶体管m1的栅极源极电压vgs复位到0v或更低的截止电压(例如,负电压)。在这种情况下,由于第一晶体管m1至少在第四时段t4期间截止,因此发光元件ld不发射光,并且像素px可以相应地呈现黑色灰度级。
    [0144]
    在其它实施方式中,偏置电压vb可以是小于或等于参考灰度级(例如,预定参考灰度级)的低灰度级电压。例如,偏置电压vb可以是用于细微地导通第一晶体管m1的电平(例如,预定电平)的低灰度级电压(例如,具有小的绝对值的正电压)。在这种情况下,由于第一节点n1的电压可以至少在第四时段t4期间保持在低灰度级电压处,因此第一晶体管m1可以细微地导通。因此,第一晶体管m1可以向发光元件ld提供具有与低灰度级电压对应的幅值的驱动电流id,并且发光元件ld可以细微地发射具有与低灰度级电压对应的亮度的光。因此,像素px可以发射具有与低灰度级电压对应的亮度的光,并且可以执行显示图像的擦除操作作为与低灰度级电压对应的低灰度级图像(例如,小于或等于一个灰度级(例如,预定灰度级)的灰度级图像)。
    [0145]
    在第四时段t4期间由每个像素px显示的灰度级可以根据偏置电压vb改变,并且偏置电压vb的电平可以根据实施方式不同地改变。例如,可以出于有效地补偿由于第一晶体管m1的迟滞现象而导致的特性变化和/或由于发光元件ld的劣化而导致的特性变化、结合根据外部补偿的亮度补偿来有效地校正像素px的亮度、或者有效稳定地初始化发光元件ld的寄生电容器的各种目的将偏置电压vb调节或设置成期望的电平。
    [0146]
    此外,根据一些实施方式,水平线hl可以划分成各自包括至少一条水平线hl的多个组,并且不同电平的偏置电压vb可以提供到每组。因此,可以针对每个区域调节非发射时段tb的黑色亮度(或低灰度级亮度(例如,预定低灰度级亮度)),或者可以更精确地补偿像素px的特征偏差。
    [0147]
    同时,在图10至图12的实施方式中,像素px在第一时段t1和第二时段t2期间的操作可以与上述实施方式大体相同。因此,将省略其详细描述。
    [0148]
    如上所述,在图10至图12的实施方式中,第四晶体管m4可以连接到配置成单独的独立电源的偏置电源vbi,并且在每条水平线hl的非发射时段tb(或低灰度级驱动时段)期间,单独的偏置电压vb(例如,截止电压或一个电平(例如,预定电平)的低灰度级电压)可以施加到水平线hl的像素px。根据上述实施方式,可以考虑到期望的目的和/或像素px的特性来调节偏置电压vb。例如,偏置电压vb可以设置为能够有效地补偿由于第一晶体管m1的迟滞现象而导致的特性变化的电压,和/或偏置电压vb可以设置为能够有效地释放发光元件ld中积累的电荷以增强低灰度级呈现的电压。因此,可以提高显示面板的图像质量,并且可以提高可靠性。
    [0149]
    此外,根据上述实施方式,由于偏置电压vb可以以至少一条水平线hl为单位进行调节,因此还可以针对每个区域来调节黑色(或灰度)亮度。因此,通过根据像素px的特性针对每个区域施加优化的偏置电压vb,可以改善显示设备100的图像质量,并且可以降低或优化功耗。
    [0150]
    根据本公开的实施方式,无论位于每条水平线hl上的像素px的数据输入时段如何,像素px可以在期望的时间点处关断或以低灰度级驱动。因此,在充分保证数据输入时段的同时可以通过减少或防止残留影像(例如,动态模糊)来提高显示设备100的图像质量。
    [0151]
    此外,根据本公开的实施方式,可以以像素px以水平线hl为单位依次关断或以低灰度级驱动的方式依次插置非发射时段tb。因此,通过分配显示面板的负载并减少、防止或最小化瞬时电流增加,可以减少、防止或最小化显示面板的电压降和功耗的增加。
    [0152]
    此外,根据在每条水平线hl的非发射时段tb(或低灰度级驱动时段)期间向相应水
    平线hl的像素px提供单独的偏置电压vb的实施方式,偏置电压vb可以被控制为期望的电平。因此,可以有效地补偿驱动晶体管的特性变化,并释放发光元件ld中积累的电荷,从而增强呈现低灰度级的能力。
    [0153]
    根据实施方式的方面不受上面呈现的上述内容限制,并且更多不同的方面并入本说明书中。
    [0154]
    尽管已经根据上述实施方式详细描述了本公开,但是应注意,以上实施方式出于说明的目的,而非限制本公开。此外,本领域中的普通技术人员将理解,在本公开的范围内可以对其进行各种修改。
    [0155]
    因此,本公开的范围不应限于说明书的详细描述中所描述的内容,而应由所附权利要求来确定。此外,应理解,根据权利要求的含义和范围得到的所有改变或修改及其功能等同物落入本公开的范围内。

    技术特征:
    1.显示设备,包括:像素;第一栅极线、第二栅极线和第三栅极线,所述第一栅极线、所述第二栅极线和所述第三栅极线连接到所述像素;以及数据线,连接到所述像素,其中,所述像素中的至少一个包括:发光元件,连接在第一电源和第二电源之间;第一晶体管,连接在所述第一电源和所述发光元件之间,用于根据第一节点的电压驱动所述发光元件;第二晶体管,连接在所述第一节点和所述数据线中的相应数据线之间,并且配置成根据所述第一栅极线中的相应第一栅极线的电压来驱动;电容器,连接在所述第一节点和第二节点之间,所述第二节点在所述第一晶体管和所述发光元件之间;第三晶体管,连接在所述第二节点和初始化电源线之间,并且配置成根据所述第二栅极线中的相应第二栅极线的电压来驱动;以及第四晶体管,连接在所述第一节点和所述第二节点之间,并且配置成根据所述第三栅极线中的相应第三栅极线的电压来驱动。2.根据权利要求1所述的显示设备,其中,所述第四晶体管直接连接在所述电容器的第一电极和第二电极之间,并且配置成在第三栅极信号提供到所述相应第三栅极线的时段期间连接所述电容器的所述第一电极和所述第二电极。3.根据权利要求1所述的显示设备,还包括栅极驱动器,所述栅极驱动器用于分别向所述第一栅极线、所述第二栅极线和所述第三栅极线提供第一栅极信号、第二栅极信号和第三栅极信号,其中,所述像素布置在水平线上,其中,所述第一栅极线、所述第二栅极线和所述第三栅极线布置在各个所述水平线上,并且连接到所述各个水平线的所述像素,以及其中,所述栅极驱动器配置成针对构成一个帧时段的各个水平时段,向所述水平线的各自的第一栅极线和第二栅极线并行地提供所述第一栅极信号和所述第二栅极信号。4.根据权利要求3所述的显示设备,其中,所述栅极驱动器配置成在所述一个帧时段期间以所述水平线中的一条为各自的单位向所述水平线的所述各自的第一栅极线和第二栅极线依次提供所述第一栅极信号和所述第二栅极信号。5.根据权利要求3所述的显示设备,其中,所述栅极驱动器配置成在所述一个帧时段期间,针对所述水平线中的一条,当在所述第一栅极信号中的相应第一栅极信号和所述第二栅极信号中的相应第二栅极信号提供到所述相应第一栅极线和所述相应第二栅极线之后经过了一段时间时,将所述第三栅极信号中的相应第三栅极信号提供到所述相应第三栅极线。6.根据权利要求5所述的显示设备,其中,所述栅极驱动器配置成在所述一个帧时段期间以所述水平线中的至少一条为各自的单位向所述水平线的所述第三栅极线依次提供所述第三栅极信号。
    7.根据权利要求3所述的显示设备,其中,所述栅极驱动器包括:第一栅极驱动器,用于向所述水平线的所述第一栅极线和所述第二栅极线提供所述第一栅极信号和所述第二栅极信号;以及第二栅极驱动器,用于向所述水平线的所述第三栅极线提供所述第三栅极信号。8.根据权利要求3所述的显示设备,还包括数据驱动器,所述数据驱动器用于针对所述水平时段中的单独的一个向所述数据线提供与所述水平线中的各自的一条的所述像素对应的数据信号。9.显示设备,包括:像素;第一栅极线、第二栅极线和第三栅极线,连接到所述像素;以及数据线,连接到所述像素,其中,所述像素中的至少一个包括:发光元件,连接在第一电源和第二电源之间;第一晶体管,连接在所述第一电源和所述发光元件之间,用于根据第一节点的电压驱动所述发光元件;第二晶体管,连接在所述第一节点和所述数据线中的相应数据线之间,并且配置成根据所述第一栅极线中的相应第一栅极线的电压来驱动;电容器,连接在所述第一节点和第二节点之间,所述第二节点在所述第一晶体管和所述发光元件之间;第三晶体管,连接在所述第二节点和初始化电源线之间,并且配置成根据所述第二栅极线中的相应第二栅极线的电压来驱动;以及第四晶体管,连接在所述第一节点和与所述初始化电源线分离的偏置电源线之间,并且配置成根据所述第三栅极线中的相应第三栅极线的电压来驱动。10.根据权利要求9所述的显示设备,其中,所述第四晶体管直接连接在所述第一节点和所述偏置电源线之间,并且配置成在第三栅极信号提供到所述相应第三栅极线的时段期间将偏置电源的电压传输到所述第一节点。11.根据权利要求10所述的显示设备,其中,所述偏置电源的所述电压配置成被设置为所述第一晶体管的截止电压或者被设置为小于或等于参考灰度级的低灰度级电压。12.根据权利要求9所述的显示设备,还包括栅极驱动器,所述栅极驱动器用于分别向所述第一栅极线、所述第二栅极线和所述第三栅极线提供第一栅极信号、第二栅极信号和第三栅极信号,其中,所述像素布置在水平线上,其中,所述第一栅极线、所述第二栅极线和所述第三栅极线布置在各个所述水平线上,并且连接到所述各个水平线的所述像素,以及其中,所述栅极驱动器配置成针对构成一个帧时段的各个水平时段,向所述水平线的各自的第一栅极线和第二栅极线并行地提供所述第一栅极信号和所述第二栅极信号。13.根据权利要求12所述的显示设备,其中,所述栅极驱动器配置成在所述一个帧时段期间以所述水平线中的一条为各自的单位向所述水平线的所述各自的第一栅极线和第二栅极线依次提供所述第一栅极信号和所述第二栅极信号。
    14.根据权利要求12所述的显示设备,其中,所述栅极驱动器配置成在所述一个帧时段期间,针对所述水平线中的一条,当在所述第一栅极信号中的相应第一栅极信号和所述第二栅极信号中的相应第二栅极信号提供到所述相应第一栅极线和所述相应第二栅极线之后经过了一段时间时,将所述第三栅极信号中的相应第三栅极信号提供到所述相应第三栅极线。15.根据权利要求14所述的显示设备,其中,所述栅极驱动器配置成在所述一个帧时段期间以所述水平线中的至少一条为各自的单位向所述水平线的所述第三栅极线依次提供所述第三栅极信号。16.根据权利要求12所述的显示设备,其中,所述栅极驱动器包括:第一栅极驱动器,用于向所述第一栅极线和所述第二栅极线提供所述第一栅极信号和所述第二栅极信号;以及第二栅极驱动器,用于向所述第三栅极线提供所述第三栅极信号。17.根据权利要求12所述的显示设备,还包括数据驱动器,所述数据驱动器用于针对所述水平时段中的单独的一个向所述数据线提供与所述水平线中的各自的一条的所述像素对应的数据信号。

    技术总结
    本申请涉及显示设备。所述显示设备包括像素和连接到像素的第一栅极线、第二栅极线和第三栅极线以及数据线。像素中的至少一个包括:发光元件;第一晶体管,连接在第一电源和发光元件之间,用于根据第一节点的电压驱动发光元件;第二晶体管,连接在第一节点和数据线中的相应数据线之间,并且根据第一栅极线中的相应第一栅极线的电压来驱动;电容器,连接在第一节点和第二节点之间,第二节点在第一晶体管和发光元件之间;第三晶体管,在第二节点与初始化电源线之间,并且根据第二栅极线中的相应第二栅极线的电压来驱动;以及第四晶体管,连接在第一节点和第二节点之间,并且根据第三栅极线中的相应第三栅极线的电压来驱动。线中的相应第三栅极线的电压来驱动。线中的相应第三栅极线的电压来驱动。


    技术研发人员:金裕澈 高俊哲 梁珍旭 柳凤铉
    受保护的技术使用者:三星显示有限公司
    技术研发日:2021.10.25
    技术公布日:2022/5/25
    转载请注明原文地址:https://tc.8miu.com/read-10012.html

    最新回复(0)