1.本揭露涉及一种装置,尤指涉及一种具有发光单元的发光装置以及发光单元。
背景技术:
2.对于目前的发光装置中的发光二极管(light emitting diode,led)单元,其像素电路及面板上栅极驱动器电路分开设置于载板上。由于栅极驱动电路为非透明,并且是设置于载板的周边区域或对应的像素电路旁,因此过多的栅极驱动电路与走线设置会造成载板空间的浪费以及发光面积的下降。并且,发光装置的载板上的信号数量过多,也容易发生信号间相互耦合的风险。
技术实现要素:
3.本揭露提供一种发光装置以及发光单元。发光装置包括载板、第一发光单元以及第二发光单元。第一发光单元设置在载板上,并且具有第一扫描电路、第一发射电路、第一输入端以及第一输出端。第二发光单元设置在载板上,并且具有第二输入端。第二输入端电性连接第一发光单元的第一输出端。第一扫描电路用以提供第一扫描信号至第一发射电路以及第二发光单元。
4.基于上述,本揭露的发光装置以及发光单元,可减少信号走线数量或具有电路简化效果。
5.为让本揭露的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
6.图1是本揭露的第一实施例的发光装置的示意图;
7.图2是本揭露的第一实施例的发光单元的电路示意图;
8.图3是本揭露的第一实施例的像素电路的电路示意图;
9.图4是本揭露的第一实施例的发射电路的电路示意图;
10.图5是本揭露的第一实施例的栅极驱动电路的电路示意图;
11.图6是本揭露的第一实施例的发光装置的局部走线配置图;
12.图7a是本揭露的第二实施例的发光单元的电路示意图;
13.图7b是本揭露的第三实施例的发光单元的电路示意图;
14.图7c是本揭露的第四实施例的发光单元的电路示意图;
15.图8是本揭露的第三实施例的发光装置的电路示意图。
16.附图标记说明
17.100、600、800:发光装置;
18.101、600a:载板
19.110、710a、720a、730a、810a、820a、830a、840a:基板;
20.102:主动区域;
21.110_1~110_p、710、720、730、810、820、830、840:发光单元;
22.201、203:输入端;
23.202:输出端;
24.210、p(1,1)~p(m,n)、pa(1,1)~pa(m,n)、pb(1,1)~pb(m,n)、pc(1,1)~pc(m,n)、pd(1,1)~pd(m,n):像素电路;
25.211、619_1~619_3、629_1~629_3、639_1~639_3、649_1~649_3:发光二极管;
26.220、712、812、822、832、842:栅极驱动电路;
27.221、521:扫描电路;
28.222、522:发射电路;
29.521_1~521_6:扫描单元;
30.601~607、601’~607’:走线;
31.610、620、630、640:整合晶片;
32.611~618、621~628、631~638、641~648:接垫;
33.sa、sa1~sa4:第一扫描信号;
34.sb、sb1~sb5:第二扫描信号;
35.es:发射信号;
36.sp、sp1~sp4:启动信号;
37.ck1:第一时钟信号;
38.ck2:第二时钟信号;
39.td、te、ts、t1~t8:晶体管;
40.sl、sl1~sln:扫描信号线;
41.el、el1~eln:发射信号线;
42.cst:存储电容;
43.vdd、vss、vgh、vgl:电压;
44.dl:数据线;
45.d1:数据信号;数据
46.c1~c4:电容。
具体实施方式
47.现将详细地参考本揭露的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同元件符号在附图和描述中用来表示相同或相似部分。
48.本揭露通篇说明书与所附的权利要求中会使用某些词汇来指称特定元件。本领域技术人员应理解,电子装置制造商可能会以不同的名称来指称相同的组件。本文并不意在区分那些功能相同但名称不同的组件。在下文说明书与权利要求中,“含有”与“包括”等词为开放式词语,因此其应被解释为“含有但不限定为
…”
之意。
49.在本揭露一些实施例中,关于接合、连接的用语例如“连接”、“互连”等,除非特别定义,否则可指两个结构直接接触,或者亦可指两个结构并非直接接触,其中有其它结构设于此两个结构之间。且此关于接合、连接的用语亦可包括两个结构都可移动,或者两个结构
都固定的情况。此外,用语“电性连接”、“耦接”包括任何直接及间接的电性连接手段。
50.说明书与权利要求中所使用的序数例如“第一”、“第二”等的用词用以修饰元件,其本身并不意含及代表该元件,或该些元件有任何之前的序数,也不代表某一元件与另一元件的顺序、或是制造方法上的顺序,该些序数的使用仅用来使具有某命名的元件得以和另一具有相同命名的元件能作出清楚区分。权利要求与说明书中可不使用相同用词,据此,说明书中的第一元件在权利要求中可能为第二元件。须知悉的是,以下所举实施例可以在不脱离本揭露的精神下,将数个不同实施例中的技术特征进行替换、重组、混合以完成其他实施例。
51.须知悉的是,以下所举实施例可以在不脱离本揭露的精神下,可将数个不同实施例中的特征进行替换、重组、混合以完成其他实施例。各实施例间特征只要不违背发明精神或相冲突,均可任意混合搭配使用。
52.在本揭露的发光装置可包括显示装置、天线装置、感测装置、触控显示装置(touch display)、曲面显示装置(curved display)或非矩形显示装置(free shape display),但不以此为限。发光装置可为可弯折或可挠式显示装置。发光装置可例如包括液晶、发光二极管(light emitting diode,led)、量子点(quantum dot,qd)、荧光(fluorescence),磷光(phosphor),其他适合的材料,或上述材料的组合,但不限于此。发光二极管例如可包括有机发光二极管(organic light emitting diode,oled)、次毫米发光二极管(mini led)、微发光二极管(micro led)或量子点发光二极管(qled or qdled)或其他适合的材料且其材料可任意排列组合,但不以此为限。发光装置可例如包括拼接发光装置,但不以此为限。天线装置可例如是液晶天线,但不以此为限。天线装置可例如包括天线拼接装置,但不以此为限。需注意的是,发光装置可为前述的任意排列组合,但不以此为限。此外,发光装置的外型可为矩形、圆形、多边形、具有弯曲边缘的形状或其他适合的形状。发光装置可以具有驱动系统、控制系统、光源系统、层架系统
…
等周边系统以支援显示装置、天线装置或拼接装置。此外,本揭露的各实施例所述的基板及载板可为电路基板、显示面板的玻璃基板或可挠式基板等。
53.图1是本揭露的第一实施例的发光装置的示意图。参考图1,发光装置100包括设置在载板101的主动区域(active area,aa)102中阵列排列的多个发光单元110_1到110_p,其中p为正整数。发光装置100可为透明显示装置,但不限于此。在本实施例中,至少一部分发光单元110_1到110_p可个别整合栅极驱动器(gate driver on panel,gop)电路以及像素电路。载板101除了主动区域102以外的其他区域称为周边区域。在本实施例中,发光装置100可为上述的发光二极管形式,例如主动式矩阵次毫米发光二极管(active matrix mini led,am-mini led)显示装置,并且载板101可为透明玻璃载板,但本揭露并不限于此。在本实施例中,由于发光单元110_1到110_p可个别整合栅极驱动电路以及像素电路,并且栅极驱动电路以及像素电路可接收相同启动信号以及时钟信号,因此发光装置100可减少信号走线数量或栅极驱动电路在载板101上所占的空间,而具有电路简化效果。
54.图2是本揭露的第一实施例的发光单元的电路示意图。参考图1及图2,以下说明以发光单元110_1与发光单元110_2为例。发光单元110_1包括基板110、输入端201、输出端202、像素电路210、栅极驱动电路220。其中栅极驱动电路220包括扫描电路221以及发射电路222,而像素电路210、扫描电路221以及发射电路222可设置于基板110上。发光单元110_2
包括输入端203。基板110可位于载板101上。更具体的说,发光单元110_1的基板110可具有走线(未示出),通过基板110上的走线,扫描电路221可电性连接像素电路210、发射电路222。而发光装置100的载板101也具有走线(未示出),发光单元110_1的基板110可与载板101电性连接,且通过载板101上的走线,扫描电路221可电性连接发光单元110_2。发射电路222电性连接像素电路210以及扫描电路221。发光单元110_2的输入端203电性连接发光单元110_1的输出端202。在本实施例中,扫描电路221以及发射电路222可从输入端201接收相同启动信号sp、时钟信号ck1以及时钟信号ck2,其中时钟信号ck2可为时钟信号ck1的反相信号,但本揭露并不限于此。在本实施例中,启动信号sp可以是由发光单元110_1的前一级发光单元的扫描电路提供,或由设置在基板101的周边区域的驱动电路提供。扫描电路221可提供第二扫描信号sb至像素电路210,以用于驱动像素电路210的内部电路元件。在本实施例中,发射电路222可依据启动信号sp、时钟信号ck1、时钟信号ck2以及由扫描电路221提供的第一扫描信号sa而产生发射信号es,并且提供发射信号es至像素电路210,以驱动像素电路210。相似的,发光单元110_2的输入端203可接收来自发光单元110_1的第一扫描信号sa、时钟信号ck1以及时钟信号ck2。对此,图1的发光单元110_1到110_p的任相邻两级的发光单元可配置可如图2所示。如此一来,发光装置100可减少信号线的数量或减少电路复杂度。须说明的是,虽然在图2中,发光单元110_1的像素电路210、扫描电路221以及发射电路222都设置于基板110上,基板110再电性连接至载板101。但在一些实施例中,发光单元110_1的像素电路210、扫描电路221以及发射电路222可直接设置于载板101上的一个较小的范围内。也就是说发光单元110_1可直接形成于载板101上。
55.图3是本揭露的第一实施例的像素电路的电路示意图。参考图2及图3,本揭露的像素电路的具体施方式可例如(但不限于)图3所示的像素电路210。在本实施例中,像素电路210包括晶体管ts、td、te、存储电容cst以及发光二极管211。晶体管ts、td、te可分别为p型晶体管,但在一些实施例中,晶体管可一部分或全部改为n型晶体管。发光二极管211可为(但不限于)上述的发光二极管形式,例如次毫米发光二极管。在本实施例中,晶体管ts的第一端电性连接数据线dl,并且晶体管ts的第二端电性连接晶体管td的控制端以及存储电容cst的第一端。晶体管ts的控制端电性连接扫描信号线sl。晶体管td的第一端电性连接存储电容cst的第二端以及电压vdd。晶体管td的第二端电性连接晶体管te的第一端。晶体管te的控制端电性连接发射信号线el。晶体管te的第二端电性连接发光二极管211的一端。发光二极管211的另一端电性连接电压vss。在本实施例中,扫描信号线sl可接收第二扫描信号sb。发射信号线el可接收发射信号es。数据线dl可接收数据信号d1。因此,像素电路210可依据第二扫描信号sb、发射信号es以及数据信号d1来驱动发光二极管211。
56.图4是本揭露的第一实施例的发射电路的电路示意图。参考图2及图4,本揭露的发射电路的具体实施方式可例如(但不限于)图4所示的发射电路222。在本实施例中,发射电路222包括晶体管t1到t8、电容c1到c4。晶体管t1到t8可分别为p型晶体管。晶体管t1的第一端可接收启动信号sp。晶体管t1的第二端电性连接晶体管t3的第一端、控制端以及电容c1的第一端。晶体管t1的控制端电性连接晶体管t2的第一端以及电容c1的第二端。晶体管t2的控制端可接收第一时钟信号ck1。晶体管t2的第二端电性连接电压vgl。晶体管t3的控制端电性连接电容c1的第一端。晶体管t3的第二端电性连接晶体管t4的控制端、晶体管t5的第一端、晶体管t6的控制端以及电容c3的第一端。晶体管t4的第一端电性连接晶体管t7的
第一端、晶体管t8的控制端、电容c2的第一端以及电容c4的第一端。电容c2的第二端可接收第二时钟信号ck2。晶体管t4的第二端电性连接电压vgh。晶体管t5的控制端可接收第一扫描信号sa。晶体管t5的第二端电性连接电压vgh、电容c3的第二端以及晶体管t6的第一端。晶体管t6的第二端电性连接输出端202、晶体管t8的第一端以及电容c4的第二端。晶体管t7的控制端可接收第一扫描信号sa。晶体管t7的第二端电性连接电压vgl。晶体管t8的第二端电性连接电压vgl。因此,发射电路222可依据启动信号sp、第一时钟信号ck1、第二时钟信号ck2以及第一扫描信号sa从输出端202提供发射信号es。
57.图5是本揭露的第一实施例的栅极驱动电路的电路示意图。参考图5,本揭露的栅极驱动电路的具体施方式可例如(但不限于)图5所示的栅极驱动电路520。在本实施例中,栅极驱动电路520包括扫描电路521以及发射电路522。扫描电路521可包括多个扫描单元521_1到521_6。扫描单元521_1到521_6以及发射电路522分别接收相同的第一时钟信号ck1、第二时钟信号ck2、电压vgh以及电压vgl。在本实施例中,扫描单元521_1接收启动信号sp,并且输出第二扫描信号sb1至像素电路(例如图2的像素电路210)以及下一级的扫描单元521_2,以作为扫描单元521_2的启动信号。扫描单元521_2接收第二扫描信号sb1,并且输出第二扫描信号sb2至像素电路以及下一级的扫描单元521_3,以作为扫描单元521_3的启动信号。扫描单元521_3接收第二扫描信号sb2,并且输出第二扫描信号sb3至像素电路以及下一级的扫描单元521_4,以作为扫描单元521_4的启动信号。扫描单元521_4接收第二扫描信号sb3,并且输出第二扫描信号sb4至像素电路以及下一级的扫描单元521_5,以作为扫描单元521_5的启动信号。扫描单元521_5接收第二扫描信号sb4,并且输出第二扫描信号sb5至像素电路以及下一级的扫描单元521_6,以作为扫描单元521_6的启动信号。扫描单元521_6接收第二扫描信号sb5,并且输出第一扫描信号sa至发射电路522以及下一级发光单元的栅极驱动电路。对此,由于本实施例的栅极驱动电路520整合有扫描电路521以及发射电路522,并且扫描电路521以及发射电路522接收相同的启动信号以及时钟信号,因此本实施例的栅极驱动电路520可减少信号线数量,或减少电路复杂度。另外,本揭露的扫描电路的扫描单元的数量可依据不同信号需求或电路设计来决定,而不限于图5所示。
58.图6是本揭露的第一实施例的发光装置的局部走线配置图。图1的发光单元110_1到110_p的每一个可为图6所示的整合晶片形式,而本实施例的发光装置600以2
×
2的整合晶片610、620、630、640为例,来说明发光装置600的载板600a上的走线配置结果。整合晶片610可为整合晶片630的下一级,整合晶片620可为整合晶片640的下一级,且整合晶片610、620、630、640分别包括如上述的扫描电路以及发射电路。参考图6,整合晶片610包括接垫(例如金属接垫)611到618以及发光二极管619_1到619_3。整合晶片620包括接垫621到628以及发光二极管629_1到629_3。整合晶片630包括接垫631到638以及发光二极管639_1到639_3。整合晶片640包括接垫641到648以及发光二极管649_1到649_3。发光二极管619_1、629_1、639_1、649_1可例如是红色发光二极管。发光二极管619_2、629_2、639_2、649_2可例如是绿色发光二极管。发光二极管619_3、629_3、639_3、649_3可例如是蓝色发光二极管。在本实施例中,接垫611可为第一电源接垫。接垫612可为第二电源接垫。接垫613及接垫618可分别用于接收第一时钟信号ck1以及第二时钟信号ck2。接垫614可为信号输出接垫。接垫615可为信号输入接垫。接垫616可为数据输入接垫。接垫617可为第三电源接垫。而619_1到619_3、629_1到629_3、639_1到639_3、649_1到649_3分别设置在整合晶片610、620、630、640
中的显示区域。需要说明的是,每个整合晶片所包含的接垫数量、各接垫所对应的信号种类、发光二极管的颜色与数量并不以图6及上述文字所描述的为限。
59.在本实施例中,走线601、601’分别电性连接整合晶片610、620、630、640的接垫612、622、632、642中的一部分,并且走线607、607’分别电性连接整合晶片610、620、630、640的接垫617、627、637、647中的一部分。走线601、601’可以例如提供低电压电源信号,并且走线607、607’可以例如提供高电压电源信号。如图6所示,走线601、601’、607、607’并未横跨整合晶片610以及整合晶片620,而是分别沿着整合晶片610、620、630、640的周边区域配置。在本实施例中,走线602、602’分别电性连接整合晶片610、620、630、640的接垫613、623、633、643中的一部分,并且走线606、606’分别电性连接整合晶片610、620、630、640的接垫618、628、638、648中的一部分。走线602、602’可以例如提供第二时钟信号ck2,并且走线606、606’可以例如提供第一时钟信号ck1。走线602、602’、606、606’分别有一部分重迭整合晶片610以及整合晶片620的一小部分,而大部分仍是沿着整合晶片610、620、630、640的周边区域配置。在本实施例中,走线603、603’分别电性连接整合晶片610、620、630、640的接垫611、621、631、641中的一部分,并且走线605、605’分别电性连接整合晶片610、620、630、640的接垫616、626、636、646中的一部分。走线603、603’可以例如提供另一高电压电源信号,并且走线605、605’可以例如提供数据信号。
60.在本实施例中,走线604用于电性连接相邻的整合晶片610的信号输入接垫615与整合晶片630的信号输出接垫634。走线604’用于电性连接相邻整合晶片620的信号输入接垫625与整合晶片640信号输出接垫644,以使整合晶片610、620将整合晶片630、640提供的扫描信号作为启动信号来驱动整合晶片610的内部扫描电路。同理,整合晶片630、640的接垫635、645可分别接收前一级(例如同一列的前一个整合晶片,未示出)的扫描信号,并且整合晶片610、620的接垫614、624可分别输出扫描信号至下一级整合晶片(例如位于同一列的下一个整合晶片,未示出)。
61.因此,在本实施例中,走线601到603、605到607、601’到603’、605’到607’可分别串接一列中的多个整合晶片,并且走线604、604’用于分别电性连接相邻两整合晶片之间的信号输入接垫与信号输出接垫。对此,由于本实施例的整合晶片610、620、630、640的扫描信号是分别由对应的前一级整合晶片来提供,因此无须另外设置可电性连接同一列中全部的整合晶片的外接扫描信号线。而可简化载板600a上的电路配置或减少走线配置所需的空间。并且,由于走线601到602、604、606到607、601’到602’、604’、606’到607’可沿着整合晶片610、620、630、640的周边区域配置。因此当本实施例的发光装置600为透明显示装置时,如图6所示的走线设置可降低走线所占面积,提高发光装置600的整体透明度。
62.在前述的实施例中,一个栅极驱动电路仅对应一个像素电路,而图7a所示的是本揭露第二实施例中,一个栅极驱动电路对应多个像素电路时的电路示意图。参考图7a,发光单元710包括基板710a、多个像素电路p(1,1)到p(m,n)以及栅极驱动电路712,其中m、n分别为正整数。在本实施例中,栅极驱动电路712可接收外部系统电路提供的启动信号sp、第一时钟信号ck1以及第一时钟信号ck2。栅极驱动电路712可根据启动信号sp、第一时钟信号ck1以及第一时钟信号ck2来产生扫描信号以及发射信号。栅极驱动电路712可通过两个输出接口分别电性连接扫描信号线sl以及发射信号线el,并且提供扫描信号以及发射信号至多列及多行的像素电路p(1,1)到p(m,n)。对此,由于栅极驱动电路712是采一对多个方式来
驱动像素电路p(1,1)到p(m,n),因此采用本实施例的发光单元710的发光装置可降低发光装置中栅极驱动电路的总数量或走线数量。
63.图7b是本揭露的第三实施例中,发光单元的电路示意图。与图7a相似,图7b中发光单元720包括基板720a、多个像素电路p(1,1)到p(m,n)以及栅极驱动电路722。在本实施例中,栅极驱动电路722可接收外部系统电路提供的启动信号sp、第一时钟信号ck1以及第一时钟信号ck2。但与图7a不同的是,栅极驱动电路722可根据启动信号sp、第一时钟信号ck1以及第一时钟信号ck2来产生多个扫描信号以及多个发射信号。栅极驱动电路722可分别通过多个输出接口(例如n个扫描信号输出接口以及n个发射信号输出接口)分别电性连接多个扫描信号线sl1到sln以及多个发射信号线el1到eln,以提供多个扫描信号以及多个发射信号至多列及多行的像素电路p(1,1)到p(m,n)。对此,由于栅极驱动电路722是采一对多个方式来驱动像素电路p(1,1)到p(m,n),因此采用本实施例的发光单元720的发光装置可降低发光装置中栅极驱动电路的总数量或走线数量。
64.图7c是本揭露的第四实施例中发光单元的电路示意图。与图7a相似,图7c中发光单元730包括基板730a、多个像素电路p(1,1)到p(m,n)以及栅极驱动电路732。在本实施例中,栅极驱动电路732可接收外部系统电路提供的启动信号sp、第一时钟信号ck1以及第一时钟信号ck2。但与图7a不同的是,栅极驱动电路732可根据启动信号sp、第一时钟信号ck1以及第一时钟信号ck2来产生多个扫描信号以及一个发射信号。栅极驱动电路732可通过n个扫描信号输出接口以及一个发射信号输出接口分别电性连接多条扫描信号线sl1到sln以及一条发射信号线el,并且提供多个扫描信号以及一个发射信号至多列及多行的像素电路p(1,1)到p(m,n)。像素电路p(1,1)到p(m,n)的相邻两列之间的任两个像素电路可通过额外走线电性连接,以传输发射信号。对此,由于栅极驱动电路732是采一对多个方式来驱动像素电路p(1,1)到p(m,n),因此采用本实施例的发光单元730的发光装置可降低发光装置中栅极驱动电路的总数量或走线数量。需要注意的是,图7c的实施例中的栅极驱动电路732也可以改为可输出一个扫描信号以及多个发射信号的电路。另外值得注意的是,在图7a到图7c的实施例中,同一列中两相邻的像素电路间可由一条较短的扫描信号线和/或一条较短的发射信号线电性连接。而不是让同一列的像素电路电性连接到同一条信号线(例如同一条扫描信号线或同一条发射信号线),但本揭露不限于此。在一些实施例中,同一列的像素电路可电性连接到同一条信号线。
65.图8是本揭露的一实施例的发光装置的电路示意图。参考图8,发光装置800包括多个发光单元810到840。在本实施例中,发光装置800可例如是拼接式显示器,并通过例如将多个发光单元810到840设置于一载板上(未绘示)的方式,将发光单元810到840固定于发光装置800内。发光单元810包括基板810a、栅极驱动电路812以及多个像素电路pa(1,1)到pa(m,n)。发光单元820包括基板820a、栅极驱动电路822以及多个像素电路pb(1,1)到pb(m,n)。发光单元830包括基板830a、栅极驱动电路832以及多个像素电路pc(1,1)到pc(m,n)。发光单元840包括基板840a、栅极驱动电路842以及多个像素电路pd(1,1)到pd(m,n)。在本实施例中,发光单元810到840的扫描信号线与发射扫描线的配置方式可分别如上述图7b所示实施例的方式,但本揭露并不限于此,发光单元810到840的扫描信号线与发射扫描线的配置方式也可如上述图7a或图7c实施例的方式。
66.在本实施例中,栅极驱动电路812、822、832、842可接收相同的第一时钟信号ck1以
及第二时钟信号ck2。发光单元810的栅极驱动电路812电性连接像素电路pa(1,1)到pa(m,n)以及发光单元830的栅极驱动电路832。栅极驱动电路832电性连接像素电路pc(1,1)到pc(m,n)以及下一级的发光单元(未绘示)的栅极驱动电路。具体来说,栅极驱动电路812可接收由外部系统电路提供的启动信号sp1,并且栅极驱动电路812可依据启动信号sp1、第一时钟信号ck1以及第二时钟信号ck2来产生第一扫描信号sa1以及多个第二扫描信号。栅极驱动电路812可提供第一扫描信号sa1至栅极驱动电路832,并且栅极驱动电路812提供多个第二扫描信号至像素电路pa(1,1)到pa(m,n)。栅极驱动电路832可根据第一扫描信号sa1、第一时钟信号ck1以及第二时钟信号ck2来产生多个第二扫描信号至像素电路pb(1,1)到pb(m,n)。栅极驱动电路832可将前一级的栅极驱动电路812提供的第一扫描信号sa1作为启动信号sp3,并且栅极驱动电路832可接着输出第一扫描信号sa3至下一级发光单元的栅极驱动电路。
67.在本实施例中,发光单元820的栅极驱动电路822电性连接像素电路pb(1,1)到pb(m,n)以及发光单元840的栅极驱动电路842。栅极驱动电路842电性连接像素电路pc(1,1)到pc(m,n)以及下一级的发光单元(未绘示)的栅极驱动电路。栅极驱动电路822还可接收由外部系统电路提供的启动信号sp2,并且栅极驱动电路822可依据启动信号sp2、第一时钟信号ck1以及第二时钟信号ck2来产生第一扫描信号sa2以及多个第二扫描信号。栅极驱动电路822可提供第一扫描信号sa2至栅极驱动电路842,并且栅极驱动电路822提供多个第二扫描信号至像素电路pb(1,1)到pb(m,n)。栅极驱动电路842可根据第一扫描信号sa2、第一时钟信号ck1以及第二时钟信号ck2来产生多个第二扫描信号至像素电路pb(1,1)到pb(m,n)。栅极驱动电路842可将前一级的栅极驱动电路822提供的第一扫描信号sa2作为启动信号sp4,并且栅极驱动电路842可接着输出第一扫描信号sa4至下一级发光单元的栅极驱动电路。
68.因此,本实施例的发光装置800可拼接发光单元810到840,并且可通过前一级发光单元的栅极驱动电路输出的第一扫描信号作为本级发光单元的栅极驱动电路的启动信号的方式,可降低由外部系统电路提供的扫描信号的数量以及走线数量,或简化发光装置800的电路配置。
69.综上所述,本揭露的发光装置中的发光单元可利用前一级发光单元的扫描电路输出的扫描信号来作为本级发光单元的扫描电路的启动信号,并且本揭露的发光单元的扫描电路以及发射电路可接收相同的启动信号和/或时钟信号,可减少整体的信号走线数量或简化整体电路配置。
70.最后应说明的是:以上各实施例仅用以说明本揭露的技术方案,而非对其限制;尽管参照前述各实施例对本揭露进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换,或者是将其中部分不同的技术特征加以组合;而这些修改、替换或组合,并不使相应技术方案的本质脱离本揭露各实施例技术方案的范围。
技术特征:
1.一种发光装置,其特征在于,包括:载板;第一发光单元,设置在所述载板上,并且具有第一扫描电路、第一发射电路、第一输入端以及第一输出端;以及第二发光单元,设置在所述载板上,并且具有第二输入端,其中所述第二输入端电性连接所述第一发光单元的所述第一输出端,其中所述第一扫描电路用以提供第一扫描信号至所述第一发射电路以及所述第二发光单元。2.根据权利要求1所述的发光装置,其特征在于,所述第一发光单元还包括第一像素电路。3.根据权利要求2所述的发光装置,其特征在于,所述第一像素电路包括多个颜色的多个发光二极管。4.根据权利要求2所述的发光装置,其特征在于,所述第一发光单元还包括基板,其中所述第一扫描电路、所述第一发射电路与所述第一像素电路设置于所述基板上,所述基板设置在所述载板上,并且所述基板与所述载板电性连接。5.根据权利要求2所述的发光装置,其特征在于,所述第一扫描电路包括多个扫描单元。6.根据权利要求5所述的发光装置,其特征在于,所述多个扫描单元的一部分用以产生提供至所述第一像素电路的多个第二扫描信号,并且所述多个扫描单元的最后一个用以产生所述第一扫描信号。7.根据权利要求1所述的发光装置,其特征在于,所述第一扫描电路以及所述第一发射电路接收相同的启动信号以及时钟信号。8.根据权利要求1所述的发光装置,其特征在于,所述发光装置为透明显示装置。9.根据权利要求1所述的发光装置,其特征在于,所述载板包括接垫以及走线,其中所述第一发光单元电性连接所述接垫以及所述走线。10.根据权利要求1所述的发光装置,其特征在于,所述第一发光单元还包括多个第一像素电路,其中所述第一扫描电路电性连接所述多个第一像素电路的至少一者,且所述第一发射电路电性连接所述多个第一像素电路的所述至少一者以及所述第一扫描电路。
技术总结
本揭露提供一种发光装置以及发光单元。发光装置包括载板、第一发光单元以及第二发光单元。第一发光单元设置在载板上,并且具有第一扫描电路、第一发射电路、第一输入端以及第一输出端。第二发光单元设置在载板上,并且具有第二输入端。第二输入端电性连接第一发光单元的第一输出端。第一扫描电路用以提供第一扫描信号至第一发射电路以及第二发光单元。本揭露的发光装置以及发光单元可减少信号走线数量或具有电路简化效果。或具有电路简化效果。或具有电路简化效果。
技术研发人员:丁景隆 曾名骏 罗闵馨 廖宏昇
受保护的技术使用者:群创光电股份有限公司
技术研发日:2021.06.11
技术公布日:2022/5/25
转载请注明原文地址:https://tc.8miu.com/read-12825.html