像素电路、像素驱动方法及显示装置与流程

    专利查询2023-03-02  138



    1.本技术涉及显示领域,具体涉及一种像素电路、像素驱动方法及显示装置。


    背景技术:

    2.micro-led(微型发光二极管)/mini-led(迷你发光二极管)因为其高亮度高信赖性在未来显示领域中有广泛应用。micro-led/mini-led作为一种自发光器件,其发光效率、亮度、色坐标会在低电流密度下随着电流密度变化而变化。故micro-led/mini-led要实现灰阶显示需在高电流密度下,即高电流下实现灰阶显示,传统的电流控制驱动电路无法实现高低灰阶单独驱动,不能既满足高灰阶的长时长发光驱动,又满足低灰阶的高电流驱动。


    技术实现要素:

    3.本技术提供一种像素电路、像素驱动方法及显示装置,可以解决现有的电流控制驱动电路无法实现高低灰阶单独驱动,不能既满足高灰阶的长时长发光驱动,又满足低灰阶的高电流驱动的问题。
    4.第一方面,本技术提供一种像素电路,包括:驱动模块以及发光模块;其中,
    5.所述驱动模块分别与第一电源线、第一节点以及第二节点电连接,所述驱动模块用于在所述第一节点的电位的控制下,控制导通或者断开所述第一电源线与所述第二节点之间的连通;
    6.所述发光模块包括第一发光单元、第一发光元件、第二发光单元以及第二发光元件;
    7.所述第一发光单元分别与数据线、扫描线、所述第一节点、所述第二节点以及所述第一发光元件电连接,所述第一发光单元用于在所述扫描线的电位的控制下,根据所述数据线的电位控制所述第一节点的电位,以控制导通或者断开所述第一电源线与所述第一发光元件之间的连通;
    8.所述第二发光单元分别与所述数据线、所述扫描线、所述第二节点以及所述第二发光元件电连接,所述第二发光单元用于在所述扫描线的电位的控制下,根据所述数据线的电位控制导通或者断开所述第二节点与所述第二发光元件之间的连通。
    9.在本技术提供的像素电路中,所述驱动模块包括第一晶体管,所述第一晶体管的第一端与所述第一节点电连接,所述第一晶体管的第二端与所述第一电源线电连接,所述第一晶体管的第三端与所述第二节点电连接。
    10.在本技术提供的像素电路中,所述第一发光单元包括第二晶体管、第三晶体管、第四晶体管、第一稳压二极管以及第一电容;
    11.所述第二晶体管的第一端与所述扫描线电连接,所述第二晶体管的第一端与所述数据线电连接,所述第二晶体管的第三端与所述第一节点电连接;
    12.所述第三晶体管的第一端与所述扫描线电连接,所述第三晶体管的第一端与所述第一节点电连接,所述第三晶体管的第三端与第三节点电连接;
    13.所述第四晶体管的第一端与控制线电连接,所述第四晶体管的第二端与所述第二节点电连接,所述第四晶体管的第三端与所述第一发光元件的阳极端电连接;所述第一发光元件的阴极端与第二电源线电连接;
    14.所述第一稳压二极管的阳极端与所述第一节点电连接,所述第一稳压二极管的阴极端与所述第三节点电连接;
    15.所述第一电容的第一端与所述第三节点电连接,所述第一电容的第二端与所述第二节点电连接接。
    16.在本技术提供的像素电路中,所述第一发光单元还包括第五晶体管,所述第五晶体管的第一端与复位控制线电连接,所述第五晶体管的第二端与复位线电连接,所述第五晶体管的第三端与所述第三节点电连接。
    17.在本技术提供的像素电路中,所述第二发光单元包括第六晶体管以及第七晶体管;
    18.所述第六晶体管的第一端与所述扫描线电连接,所述第六晶体管的第二端与所述数据线电连接,所述第六晶体管的第三端与第四节点电连接;
    19.所述第七晶体管的第一端与所述第四节点电连接,所述第七晶体管的第二端与所述第二节点电连接,所述第七晶体管的第三端与所述第二发光元件的阳极端电连接;
    20.所述第二发光元件的阴极端与第二电源线电连接。
    21.在本技术提供的像素电路中,所述第二发光单元还包括第八晶体管、第二稳压二极管以及第二电容;
    22.所述第八晶体管的第一端与所述扫描线电连接,所述第八晶体管的第二端与所述第四节点电连接,所述第八晶体管的第三端与第五节点电连接;
    23.所述第二稳压二极管的阳极端与所述第四节点电连接,所述第二稳压二极管的阴极端与所述第五节点电连接;
    24.所述第二电容的第一端与所述第五节点电连接,所述第二电容的第二端与所述第二发光元件的阳极端电连接;所述第二发光元件的阴极端与第二电源电连接。
    25.在本技术提供的像素电路中,所述第二发光单元还包括第九晶体管,所述第九晶体管的第一端与复位控制线电连接,所述第九晶体管的第二端与复位线电连接,所述第九晶体管的第三端与所述第五节点电连接。
    26.在本技术提供的像素电路中,所述第一发光元件为微型发光二极管或者迷你发光二极管,所述第二发光元件为微型发光二极管或者迷你发光二极管。
    27.第二方面,本技术还提供一种像素驱动方法,应用于以上所述的像素电路,所述像素驱动方法包括:
    28.所述驱动模块在所述第一节点的电位的控制下,控制导通或者断开所述第一电源线与所述第二节点之间的连通;
    29.所述第一发光单元在所述扫描线的电位的控制下,根据所述数据线的电位控制所述第一节点的电位,以控制导通或者断开所述第一电源线与所述第一发光元件之间的连通;
    30.所述第二发光单元在所述扫描线的电位的控制下,根据所述数据线的电位控制导通或者断开所述第二节点与所述第二发光单元之间的连通。
    31.在本技术提供的像素驱动方法中,显示周期包括依次设置的第一控制阶段以及第二控制阶段;
    32.所述像素驱动方法包括:在高灰阶显示模式下:
    33.在所述第一控制阶段,所述第一发光单元在所述扫描线的电位的控制下,存储所述数据线的电位,并将所述数据线的电位输出至所述第一节点,控制导通所述第一电源线与所述第二节点之间的连接,从而控制导通所述第一电源线与所述第一发光元件之间的连通;
    34.在所述第二控制阶段,所述第一节点的电位等于所述第一控制阶段所述第一发光单元存储的所述数据线的电位,控制导通所述第一电源线与所述第二节点之间的连接,从而控制导通所述第一电源线与所述第一发光元件之间的连通;在所述第二发光控制阶段,所述第二发光单元在所述扫描线的控制下,根据所述数据线的电位控制导通所述第二节点与所述第二发光元件之间的连通;
    35.所述像素驱动方法还包括:在低灰阶显示模式下:
    36.在所述第一控制阶段以及所述第二控制阶段,在所述第一发光单元的控制下,所述第二节点与所述第一发光件断开;
    37.在所述第一控制阶段,所述第一发光单元在所述扫描线的电位的控制下,存储所述数据线的电位,并将所述数据线的电位输出至所述第一节点,控制导通所述第一电源线与所述第二节点之间的连接;
    38.在所述第二控制阶段,所述第一节点的电位等于所述第一控制阶段所述第一发光单元存储的所述数据线的电位,控制导通所述第一电源线与所述第二节点之间的连接;在所述第二发光控制阶段,所述第二发光单元在所述扫描线的控制下,根据所述数据线的电位控制导通所述第二节点与所述第二发光元件之间的连通。
    39.在本技术提供的像素驱动方法中,所述显示周期还包括设置与所述第二控制阶段后的第三控制阶段;
    40.在所述第二控制阶段,所述第二发光单元还在所述扫描线的控制下,存储所述数据线的电位;
    41.在所述第三控制阶段,所述第二发光单元基于在所述第二控制阶段存储的电位,控制导通所述第二节点与所述第二发光元件之间的连通。
    42.第三方面,本技术还提供一种显示装置,其包括以上所述的像素电路。
    43.本技术提供的像素电路、像素驱动方法及显示装置,可以通过电流控制与时长控制来实现高低灰阶电压单独驱动,既满足高灰阶的长时长驱动,又满足低灰阶的高电流驱动。
    附图说明
    44.为了更清楚地说明本技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
    45.图1为本技术实施例提供的像素电路的结构示意图;
    46.图2为图1所示的像素电路的第一种电路示意图;
    47.图3是本技术如图2所示的像素电路的具体实施例在工作时,在高灰阶显示模式下的时序图;
    48.图4是本技术如图2所示的像素电路的具体实施例在工作时,在低灰阶显示模式下的时序图;
    49.图5为图1所示的像素电路的第二种电路示意图;
    50.图6是本技术如图5所示的像素电路的具体实施例在工作时,在低灰阶显示模式下的时序图;
    51.图7为图1所示的像素电路的第三种电路示意图。
    具体实施方式
    52.下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本技术的一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
    53.本技术所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本技术实施例中,为区分晶体管除第一端(控制端)之外的两端,将其中一端称为第二端,另一端称为第三端。
    54.在实际操作时,当晶体管为三极管时,第一端可以为基极,第二端可以为集电极,第三端可以发射极;或者,第一端可以为基极,第二端可以为发射极,第三端可以集电极。
    55.在实际操作时,当晶体管为薄膜晶体管或场效应管时,第一端可以为栅极,第二端可以为漏极,第三端可以为源极;或者,第一端可以为栅极,第二端可以为源极,第三端可以为漏极。
    56.请参阅图1,图1为本技术实施例提供的像素电路的结构示意图。如图1 所示,本技术实施例提供的像素电路包括驱动模块11以及发光模块12。驱动模块11分别与第一电源线vdd、第一节点a1以及第二节点a2电连接。发光模块12包括第一发光单元121、第一发光元件123、第二发光单元122以及第二发光元件124。第一发光单元121分别与数据线d、扫描线s、第一节点a1、第二节点a2以及第一发光元件123电连接。第二发光单元122分别与数据线 d、扫描线s、第二节点a2以及第二发光元件124电连接。
    57.其中,驱动模块11用于在第一节点a1的电位的控制下,控制导通或者断开第一电源线vdd与第二节点a2之间的连通。第一发光单元121用于在扫描线s的电位的控制下,根据数据线d的电位控制第一节点a1的电位,以控制导通或者断开第一电源线vdd与第一发光元件123之间的连通。第二发光单元122用于在扫描线s的电位的控制下,根据数据线d的电位控制导通或者断开第二节点a2与第二发光元件124之间的连通。
    58.在本技术实施例中,第一发光元件123可以为micro-led(微型发光二极管)或mini-led(迷你发光二极管)。第二发光元件124可以为micro-led(微型发光二极管)或mini-led(迷你发光二极管),但不以此为限。
    59.本技术实施例的像素电路可以通过电流控制与时长控制来实现高低灰阶电压单独驱动,既满足高灰阶的长时长驱动,又满足低灰阶的高电流驱动;并且,本技术实施例还
    可以实现高低灰阶通过一条数据线同时工作。
    60.本技术实施例的像素电路可以采用电流+发光时长控制模式,在高灰阶、低灰阶下,通过不同的发光单元驱动相应的发光元件发光,发光时长互不影响,高灰阶发光时长达到最大,利于低功耗。
    61.本技术实施例的像素电路在工作时,显示周期包括依次设置的第一控制阶段和第二控制阶段。在高灰阶显示模式下:
    62.在第一控制阶段,第一发光单元121在扫描线s的电位的控制下,存储数据线d的电位,并将数据线d的电位输出至第一节点a1,控制导通第一电源线vdd与第二节点a2之间的连接,从而控制导通第一电源线vdd与第一发光元件123之间的连通;
    63.在第二控制阶段,第一节点a1的电位等于第一控制阶段第一发光单元121 存储的数据线d的电位,控制导通第一电源线vdd与第二节点a2之间的连接,从而控制导通第一电源线vdd与第一发光元件123之间的连通;在第二发光控制阶段,第二发光单元122在扫描线s的控制下,根据数据线d的电位控制导通第二节点a2与第二发光元件124之间的连通。
    64.本技术实施例的像素电路在工作时,在高灰阶显示模式下,在第一控制阶段,第一发光单元121通过数据线d上的电位直接导通第一电源线vdd与第一发光元件123之间的连接,驱动模块11驱动第一发光元件123发光;在第二控制阶段,第一发光单元121通过存储的数据线d的电位导通第一电源线 vdd与第一发光元件123之间的连接,驱动模块11驱动第一发光元件123发光。在高灰阶显示模式下,本技术实施例通过高驱动电流和高发光时长相结合,以实现高灰阶显示,能够降低背板功耗。
    65.本技术实施例的像素电路在工作时,显示周期包括依次设置的第一控制阶段和第二控制阶段。在低灰阶显示模式下:
    66.在第一控制阶段以及第二控制阶段,在第一发光单元121的控制下,第二节点a2与第一发光元件123断开;
    67.在第一控制阶段,第一发光单元121在扫描线s的电位的控制下,存储数据线d的电位,并将数据线d的电位输出至第一节点a1,控制导通第一电源线vdd与第二节点a2之间的连接;
    68.在第二控制阶段,第一节点a1的电位等于第一控制阶段第一发光单元121 存储的数据线d的电位,控制导通第一电源线vdd与第二节点a2之间的连接;在第二发光控制阶段,第二发光单元122在扫描线s的控制下,根据数据线d的电位控制导通第二节点a2与第二发光元件124之间的连通。
    69.在低灰阶显示模式下第二发光元件124发光持续的时间小于在高灰阶显示模式下第一发光元件123发光持续的时间。本技术实施例通过高驱动电流与低发光时长相结合以实现低灰阶显示,以能够在高驱动电流的前提下实现低灰阶显示。
    70.本技术实施例的像素电路在工作时,显示周期包括依次设置的第一控制阶段、第二控制阶段和第三控制阶段。在低灰阶显示模式下:
    71.在第一控制阶段以及第二控制阶段,在第一发光单元121的控制下,第二节点a2与第一发光元件123断开;
    72.在第一控制阶段,第一发光单元121在扫描线s的电位的控制下,存储数据线d的电位,并将数据线d的电位输出至第一节点a1,控制导通第一电源线vdd与第二节点a2之间的
    连接;
    73.在第二控制阶段,第一节点a1的电位等于第一控制阶段第一发光单元121 存储的数据线d的电位,控制导通第一电源线vdd与第二节点a2之间的连接;在第二发光控制阶段,第二发光单元122在扫描线s的控制下,根据数据线d的电位控制导通第二节点a2与第二发光元件124之间的连通;在第二控制阶段,第二发光单元122还在扫描线s的控制下,存储数据线d的电位;
    74.在第三控制阶段,第二发光单元122基于在第二控制阶段存储的电位,控制导通第二节点a2与第二发光元件124之间的连通。
    75.在低灰阶显示模式下第二发光元件124发光持续的时间等于在高灰阶显示模式下第一发光元件123发光持续的时间。在本技术实施例的像素电路中,通过设计使得第一发光元件123发光的持续时间等于第二发光元件124的持续时间,使得在一个发光元件发光异常时,另一个发光元件仍可正常发光,进而降低暗点不良,提升背板良率。
    76.具体的,请参阅图2,图2为图1所示的像素电路的第一种电路示意图。结合图1、图2所示,驱动模块11包括第一晶体管t1。第一晶体管t1的第一端与第一节点a1电连接。第一晶体管t1的第二端与第一电源线vdd电连接。第一晶体管t1的第三端与第二节点a2电连接。
    77.结合图1、图2所示,第一发光单元121包括第二晶体管t2、第三晶体管 t3、第四晶体管t4、第一稳压二极管vd1以及第一电容c1。
    78.第二晶体管t2的第一端与所述扫描线s电连接。第二晶体管t2的第一端与数据线d电连接。第二晶体管t2的第三端与第一节点a1电连接。
    79.第三晶体管t3的第一端与扫描线s电连接。第三晶体管t3的第一端与第一节点a1电连接。第三晶体管t3的第三端与第三节点a3电连接。
    80.第四晶体管t4的第一端与控制线k电连接。第四晶体管t4的第二端与第二节点a2电连接。第四晶体管t4的第三端与第一发光元件123的阳极端电连接。第一发光元件123的阴极端与第二电源线vss电连接。
    81.第一稳压二极管vd1的阳极端与第一节点a1电连接。第一稳压二极管 vd1的阴极端与第三节点a3电连接。
    82.第一电容c1的第一端与第三节点a3电连接。第一电容c1的第二端与第二节点a2电连接接。
    83.结合图1、图2所示,第二发光单元122包括第六晶体管t6以及第七晶体管t7。
    84.第六晶体管t6的第一端与扫描线s电连接。第六晶体管t6的第二端与数据线d电连接。第六晶体管t6的第三端与第四节点电连接。
    85.第七晶体管t7的第一端与第四节点a4电连接。第七晶体管t7的第二端与第二节点a2电连接。第七晶体管t7的第三端与第二发光元件124的阳极端电连接。第二发光元件124的阴极与第二电源线vss电连接。
    86.其中,在图2所示的像素电路中,第一晶体管t1以及第七晶体管t7均为n型晶体管,第二晶体管t2、第三晶体管t3、第四晶体管t4以及第六晶体管t6均为p型晶体管,但不以此为限。
    87.本技术如图2所示的像素电路的具体实施例在工作时,在高灰阶显示模式下,如图3所示,显示周期可以包括依次设置的第一控制阶段t1和第二控制阶段t2。
    88.在第一控制阶段t1,第一发光单元121在扫描线s的电位的控制下,存储数据线d的电位,并将数据线d的电位输出至第一节点a1,此时,第一晶体管t1、第二晶体管t2以及第四晶体管t4导通,第三晶体管t3、第六晶体管 t6以及第七晶体管t7关闭。控制导通第一电源线vdd与第二节点a2之间的连接,从而控制导通第一电源线vdd与第一发光元件123之间的连通;
    89.在第二控制阶段t2,第一节点a1的电位等于第一控制阶段t1第一发光单元121存储的数据线d的电位,此时,第一晶体管t1、第三晶体管t3、第四晶体管t4、第六晶体管t6以及第七晶体管t7导通,第二晶体管t2关闭。控制导通第一电源线vdd与第二节点a2之间的连接,从而控制导通第一电源线vdd与第一发光元件123之间的连通;在第二控制阶段t2,第二发光单元 122在扫描线s的控制下,根据数据线d的电位控制导通第二节点a2与第二发光元件124之间的连通。
    90.如图3所示,第一发光元件的第一发光时间为第一控制阶段t1与第二控制阶段t2的时间。本技术如图3所述的像素电路的具体实施例在工作时第一发光元件发光,使用大时长的第一发光时间,数据线d提供的信号在高电流密度区间取值,二者配合以能够实现50-255灰阶亮度。
    91.本技术如图2所示的像素电路的具体实施例在工作时,在低灰阶显示模式下,如图4所示,显示周期可以包括依次设置的第一控制阶段t1和第二控制阶段t2。
    92.在第一控制阶段t1以及第二控制阶段t2,此时,第四晶体管t4关闭,在第一发光单元121的控制下,第二节点a2与第一发光元件123断开;
    93.在第一控制阶段t1,第一发光单元121在扫描线s的电位的控制下,此时,第一晶体管t1、第二晶体管t2导通,存储数据线d的电位,并将数据线d 的电位输出至第一节点a1,控制导通第一电源线vdd与第二节点a2之间的连接;
    94.在第二控制阶段t2,第一节点a1的电位等于第一控制阶段t1第一发光单元121存储的数据线d的电位,此时,第一晶体管t1、第三晶体管t3、第六晶体管t6以及第七晶体管t7导通,第二晶体管t2关闭。第二发光单元122 在扫描线s的控制下,根据数据线d的电位控制导通第二节点a2与第二发光元件124之间的连通。
    95.如图4所示第二发光元件的第二发光时间为第二控制阶段t2的时间。本技术如图4所述的像素电路的具体实施例在工作时第二发光元件124发光,使用小时长的第二发光时间,数据线d提供的信号在高电流密度区间取值,二者配合以能够实现0-50灰阶亮度。
    96.请参阅图5,图5为为图1所示的像素电路的第二种电路示意图。其中,图5所示的像素电路与图2所示的像素电路的区别在于:图5所示的像素电路中的第二发光单元122还包括第八晶体管t8、第二稳压二极管vd2以及第二电容c2。
    97.第八晶体管t8的第一端与扫描线s电连接。第八晶体管t8的第二端与第四节点a4电连接。第八晶体管t8的第三端与第五节点a5电连接。
    98.第二稳压二极管vd2的阳极端与第四节点a4电连接。第二稳压二极管 vd2的阴极端与第五节点a5电连接。
    99.第二电容c2的第一端与第五节点a5电连接。第二电容c2的第二端与第二发光元件124的阳极端电连接。第二发光元件124的阴极端与第二电源线 vss电连接。
    100.本技术如图5所示的像素电路的具体实施例在工作时,在低灰阶显示模式下,如图
    6所示,显示周期可以包括依次设置的第一控制阶段t1、第二控制阶段t2以及第三控制阶段t3。
    101.在第一控制阶段t1以及第二控制阶段t2,此时,第四晶体管t4关闭,在第一发光单元121的控制下,第二节点a2与第一发光元件123断开;
    102.在第一控制阶段t1,第一发光单元121在扫描线s的电位的控制下,此时,第一晶体管t1、第二晶体管t2导通,存储数据线d的电位,并将数据线d 的电位输出至第一节点a1,控制导通第一电源线vdd与第二节点a2之间的连接;
    103.在第二控制阶段t2,第一节点a1的电位等于第一控制阶段t1第一发光单元121存储的数据线d的电位,此时,第一晶体管t1、第三晶体管t3、第六晶体管t6以及第七晶体管t7导通,第二晶体管t2关闭。第二发光单元122 在扫描线s的控制下,根据数据线d的电位控制导通第二节点a2与第二发光元件124之间的连通。在第二控制阶段t2,此时,第八晶体管t8导通,第二发光单元122还在扫描线s的控制下,存储数据线d的电位。
    104.在第三控制阶段t3,第二发光单元122基于在第二控制阶段t2存储的电位,控制导通第二节点a2与第二发光元件124之间的连通。
    105.如图6所示,第二发光元件的第三发光时间为第二控制阶段t2与第三控制阶段t3的时间。本技术如图5所述的像素电路的具体实施例在工作时第二发光元件124发光,使用时长为第三发光时间,其中第一发光时间与第三发光时间等时长设置,在本技术实施例的像素电路中,通过设计使得第一发光元件 123发光的持续时间等于第二发光元件124的持续时间,使得在一个发光元件发光异常时,另一个发光元件仍可正常发光,进而降低暗点不良,提升背板良率。
    106.请参阅图7,图7为图2所示的像素电路的第三中电路示意图。其中,图 7所示的像素电路与图5所示的像素电路的区别在于:图7所示的像素电路中的第一发光单元还包括第五晶体管t5,第二发光单元还包括第九晶体管t9。
    107.第五晶体管t5的第一端与复位控制线a电连接,第五晶体管t5的第二端与复位线b电连接,第五晶体管t5的第三端与第三节点a3电连接。
    108.第九晶体管t9的第一端与复位控制线a电连接,第九晶体管t9的第二端与复位线b电连接,第九晶体管t9的第三端与第五节点a5电连接。
    109.本技术实施例通过设置第五晶体管t5和第九晶体管t9,可以对该像素电路进行复位控制。
    110.本技术实施例所述的像素驱动方法,应用于上述的像素电路,所述像素驱动方法包括:
    111.驱动模块在第一节点的电位的控制下,控制导通或者断开第一电源线与第二节点之间的连通;
    112.第一发光单元在扫描线的电位的控制下,根据数据线的电位控制第一节点的电位,以控制导通或者断开第一电源线与第一发光元件之间的连通;
    113.第二发光单元在扫描线的电位的控制下,根据数据线的电位控制导通或者断开第二节点与第二发光单元之间的连通。
    114.本技术实施例的像素驱动方法,可以通过电流控制与时长控制来实现高低灰阶电压单独驱动,既满足高灰阶的长时长驱动,又满足低灰阶的高电流驱动;并且,本技术实施
    例还可以实现高低灰阶通过一条数据线同时工作。
    115.在本技术实施例的像素驱动方法中,显示周期包括依次设置的第一控制阶段以及第二控制阶段;
    116.像素驱动方法包括:在高灰阶显示模式下:
    117.在第一控制阶段,第一发光单元在扫描线的电位的控制下,存储数据线的电位,并将数据线的电位输出至第一节点,控制导通第一电源线与第二节点之间的连接,从而控制导通第一电源线与第一发光元件之间的连通;
    118.在第二控制阶段,第一节点的电位等于第一控制阶段第一发光单元存储的数据线的电位,控制导通第一电源线与第二节点之间的连接,从而控制导通第一电源线与第一发光元件之间的连通;在第二发光控制阶段,第二发光单元在扫描线的控制下,根据数据线的电位控制导通第二节点与第二发光元件之间的连通。
    119.像素驱动方法还包括:在低灰阶显示模式下:
    120.在第一控制阶段以及第二控制阶段,在第一发光单元的控制下,第二节点与所述第一发光件断开;
    121.在第一控制阶段,第一发光单元在扫描线的电位的控制下,存储数据线的电位,并将数据线的电位输出至第一节点,控制导通第一电源线与第二节点之间的连接;
    122.在第二控制阶段,第一节点的电位等于第一控制阶段第一发光单元存储的数据线的电位,控制导通第一电源线与第二节点之间的连接;在第二发光控制阶段,第二发光单元在扫描线的控制下,根据数据线的电位控制导通第二节点与第二发光元件之间的连通。
    123.在本技术实施例的像素驱动方法中,显示周期还包括设置与第二控制阶段后的第三控制阶段;
    124.在第二控制阶段,第二发光单元还在扫描线的控制下,存储数据线的电位;
    125.在第三控制阶段,第二发光单元基于在第二控制阶段存储的电位,控制导通第二节点与第二发光元件之间的连通。
    126.本技术实施例所述的显示装置包括上述的像素电路。
    127.本技术实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
    128.以上所述是本技术的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本技术所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

    技术特征:
    1.一种像素电路,其特征在于,包括:驱动模块以及发光模块;其中,所述驱动模块分别与第一电源线、第一节点以及第二节点电连接,所述驱动模块用于在所述第一节点的电位的控制下,控制导通或者断开所述第一电源线与所述第二节点之间的连通;所述发光模块包括第一发光单元、第一发光元件、第二发光单元以及第二发光元件;所述第一发光单元分别与数据线、扫描线、所述第一节点、所述第二节点以及所述第一发光元件电连接,所述第一发光单元用于在所述扫描线的电位的控制下,根据所述数据线的电位控制所述第一节点的电位,以控制导通或者断开所述第一电源线与所述第一发光元件之间的连通;所述第二发光单元分别与所述数据线、所述扫描线、所述第二节点以及所述第二发光元件电连接,所述第二发光单元用于在所述扫描线的电位的控制下,根据所述数据线的电位控制导通或者断开所述第二节点与所述第二发光元件之间的连通。2.根据权利要求1所述的像素电路,其特征在于,所述驱动模块包括第一晶体管,所述第一晶体管的第一端与所述第一节点电连接,所述第一晶体管的第二端与所述第一电源线电连接,所述第一晶体管的第三端与所述第二节点电连接。3.根据权利要求1所述的像素电路,其特征在于,所述第一发光单元包括第二晶体管、第三晶体管、第四晶体管、第一稳压二极管以及第一电容;所述第二晶体管的第一端与所述扫描线电连接,所述第二晶体管的第一端与所述数据线电连接,所述第二晶体管的第三端与所述第一节点电连接;所述第三晶体管的第一端与所述扫描线电连接,所述第三晶体管的第一端与所述第一节点电连接,所述第三晶体管的第三端与第三节点电连接;所述第四晶体管的第一端与控制线电连接,所述第四晶体管的第二端与所述第二节点电连接,所述第四晶体管的第三端与所述第一发光元件的阳极端电连接;所述第一发光元件的阴极端与第二电源线电连接;所述第一稳压二极管的阳极端与所述第一节点电连接,所述第一稳压二极管的阴极端与所述第三节点电连接;所述第一电容的第一端与所述第三节点电连接,所述第一电容的第二端与所述第二节点电连接接。4.根据权利要求3所述的像素电路,其特征在于,所述第一发光单元还包括第五晶体管,所述第五晶体管的第一端与复位控制线电连接,所述第五晶体管的第二端与复位线电连接,所述第五晶体管的第三端与所述第三节点电连接。5.根据权利要求1所述的像素电路,其特征在于,所述第二发光单元包括第六晶体管以及第七晶体管;所述第六晶体管的第一端与所述扫描线电连接,所述第六晶体管的第二端与所述数据线电连接,所述第六晶体管的第三端与第四节点电连接;所述第七晶体管的第一端与所述第四节点电连接,所述第七晶体管的第二端与所述第二节点电连接,所述第七晶体管的第三端与所述第二发光元件的阳极端电连接;所述第二发光元件的阴极端与第二电源线电连接。6.根据权利要求5所述的像素电路,其特征在于,所述第二发光单元还包括第八晶体
    管、第二稳压二极管以及第二电容;所述第八晶体管的第一端与所述扫描线电连接,所述第八晶体管的第二端与所述第四节点电连接,所述第八晶体管的第三端与第五节点电连接;所述第二稳压二极管的阳极端与所述第四节点电连接,所述第二稳压二极管的阴极端与所述第五节点电连接;所述第二电容的第一端与所述第五节点电连接,所述第二电容的第二端与所述第二发光元件的阳极端电连接;所述第二发光元件的阴极端与第二电源电连接。7.根据权利要求6所述的像素电路,其特征在于,所述第二发光单元还包括第九晶体管,所述第九晶体管的第一端与复位控制线电连接,所述第九晶体管的第二端与复位线电连接,所述第九晶体管的第三端与所述第五节点电连接。8.根据权利要求1所述的像素电路,其特征在于,所述第一发光元件为微型发光二极管或者迷你发光二极管,所述第二发光元件为微型发光二极管或者迷你发光二极管。9.一种像素驱动方法,应用于如权利要求1-8任一项所述的像素电路,其特征在于,所述像素驱动方法包括:所述驱动模块在所述第一节点的电位的控制下,控制导通或者断开所述第一电源线与所述第二节点之间的连通;所述第一发光单元在所述扫描线的电位的控制下,根据所述数据线的电位控制所述第一节点的电位,以控制导通或者断开所述第一电源线与所述第一发光元件之间的连通;所述第二发光单元在所述扫描线的电位的控制下,根据所述数据线的电位控制导通或者断开所述第二节点与所述第二发光单元之间的连通。10.根据权利要求9所述的像素驱动方法,其特征在于,显示周期包括依次设置的第一控制阶段以及第二控制阶段;所述像素驱动方法包括:在高灰阶显示模式下:在所述第一控制阶段,所述第一发光单元在所述扫描线的电位的控制下,存储所述数据线的电位,并将所述数据线的电位输出至所述第一节点,控制导通所述第一电源线与所述第二节点之间的连接,从而控制导通所述第一电源线与所述第一发光元件之间的连通;在所述第二控制阶段,所述第一节点的电位等于所述第一控制阶段所述第一发光单元存储的所述数据线的电位,控制导通所述第一电源线与所述第二节点之间的连接,从而控制导通所述第一电源线与所述第一发光元件之间的连通;在所述第二发光控制阶段,所述第二发光单元在所述扫描线的控制下,根据所述数据线的电位控制导通所述第二节点与所述第二发光元件之间的连通;所述像素驱动方法还包括:在低灰阶显示模式下:在所述第一控制阶段以及所述第二控制阶段,在所述第一发光单元的控制下,所述第二节点与所述第一发光件断开;在所述第一控制阶段,所述第一发光单元在所述扫描线的电位的控制下,存储所述数据线的电位,并将所述数据线的电位输出至所述第一节点,控制导通所述第一电源线与所述第二节点之间的连接;在所述第二控制阶段,所述第一节点的电位等于所述第一控制阶段所述第一发光单元存储的所述数据线的电位,控制导通所述第一电源线与所述第二节点之间的连接;在所述
    第二发光控制阶段,所述第二发光单元在所述扫描线的控制下,根据所述数据线的电位控制导通所述第二节点与所述第二发光元件之间的连通。11.根据权利要求10所述的像素驱动方法,其特征在于,所述显示周期还包括设置与所述第二控制阶段后的第三控制阶段;在所述第二控制阶段,所述第二发光单元还在所述扫描线的控制下,存储所述数据线的电位;在所述第三控制阶段,所述第二发光单元基于在所述第二控制阶段存储的电位,控制导通所述第二节点与所述第二发光元件之间的连通。12.一种显示装置,其特征在于,包括如权利要求1-8任一项所述的像素电路。

    技术总结
    本申请提供一种像素电路、像素驱动方法及显示装置。像素电路包括驱动模块以及发光模块;发光模块包括第一发光单元、第一发光元件、第二发光单元以及第二发光元件。本申请提供的像素电路、像素驱动方法及显示装置,可以通过电流控制与时长控制来实现高低灰阶电压单独驱动,既满足高灰阶的长时长驱动,又满足低灰阶的高电流驱动。阶的高电流驱动。阶的高电流驱动。


    技术研发人员:李佳龙
    受保护的技术使用者:TCL华星光电技术有限公司
    技术研发日:2022.03.15
    技术公布日:2022/5/25
    转载请注明原文地址:https://tc.8miu.com/read-15511.html

    最新回复(0)