接收电路和通信接口的制作方法

    专利查询2025-03-02  11


    本发明实施例涉及通信的,尤其涉及一种接收电路和通信接口。


    背景技术:

    1、通信接口包括驱动电路和至少一个接收电路,信号可以通过差分总线由驱动电路传输至接收电路。在信号传输过程中,信号容易在传输路径上受到各种外部干扰或损坏。接收电路的输出状态不确定,容易出现接收数据错误的现象。为避免此问题,通常需要将接收电路接收阈值的迟滞做到足够大以提高抗干扰能力。另外接收电路还需具有失效防护功能,以表征差分总线网络异常开路或短路的状态。现有技术中,接收电路的抗干扰能力和失效防护功能具有一定的局限性,无法满足接收电路的需求。


    技术实现思路

    1、本发明提供一种接收电路和通信接口,以改善接收电路的抗干扰能力和失效防护功能,提高接收电路的性能。

    2、第一方面,本发明实施例提供了一种接收电路,所述接收电路应用于通信接口;所述接收电路包括比较单元、逻辑输出单元和失效防护单元;

    3、所述比较单元的输入端和所述失效防护单元的输入端用于输入差分信号,所述比较单元的输出端与所述逻辑输出单元的第一输入端连接,所述失效防护单元的输出端与所述逻辑输出单元的第二输入端连接,所述逻辑输出单元的输出端作为所述接收电路的输出端;所述比较单元包括第一阈值和第二阈值,所述第一阈值大于0,作为所述接收电路的正输入阈值,所述第二阈值小于0,作为所述接收电路的负输入阈值;所述比较单元用于根据所述差分信号输出第一比较信号,所述第一比较信号在所述差分信号大于所述第一阈值时有效,在所述差分信号小于所述第二阈值时无效;

    4、所述失效防护单元包括第三阈值和第四阈值,所述第三阈值和第四阈值小于所述第一阈值,且大于所述第二阈值,所述第三阈值大于所述第四阈值;所述失效防护单元用于在所述差分信号大于所述第三阈值时输出有效的失效防护信号,在所述差分信号小于所述第四阈值时输出无效的失效防护信号;所述逻辑输出单元用于在所述第一比较信号和所述失效防护信号中的至少一个有效时输出有效的接收信号。

    5、可选地,所述失效防护单元包括第一比较器;所述第一比较器的正输入端用于输入所述差分信号的正电压信号,所述第一比较器的负输入端用于输入所述差分信号的负电压信号;所述第一比较器的输出端与所述逻辑输出单元的第二输入端连接,所述第一比较器用于在所述差分信号大于所述第三阈值时输出有效的第二比较信号,在所述差分信号小于所述第四阈值时输出无效的第二比较信号。

    6、可选地,所述失效防护单元还包括延时模块;所述延时模块的输入端与所述第一比较器的输出端连接,所述延时模块的输出端与所述逻辑输出单元的第二输入端连接,所述延时模块的复位端与所述比较单元的输出端连接,所述延时模块用于在所述第二比较信号有效时开始计时,并在计时至预设时间时输出有效的失效防护信号;所述延时模块还用于在所述第一比较信号电平翻转时复位。

    7、可选地,所述比较单元包括第二比较器;所述第二比较器的正输入端用于输入所述差分信号的正电压信号,所述第二比较器的负输入端用于输入所述差分信号的负电压信号;所述第二比较器的输出端与所述逻辑输出单元的第一输入端连接。

    8、可选地,所述第二比较器的响应速率大于所述第一比较器的响应速率。

    9、可选地,所述第三阈值小于0。

    10、可选地,所述第一阈值和所述第二阈值的绝对值相等。

    11、可选地,所述逻辑输出单元包括或门;

    12、所述或门的第一输入端与所述比较单元的输出端连接,所述或门的第二输入端与所述失效防护单元的输出端连接,所述或门的输出端作为所述接收电路的输出端。

    13、第二方面,本发明实施例还提供了一种通信接口,包括驱动电路和至少一个第一方面所述的接收电路;所述驱动电路通过差分总线与所述接收电路连接。

    14、可选地,所述通信接口包括多个所述接收电路时,不同所述接收电路的结构相同。

    15、本发明实施例的技术方案,通过设置比较单元的第一阈值大于0,并作为接收电路的正输入阈值。第二阈值小于0,并作为接收电路的负输入阈值,可以增加接收电路的迟滞电压,提高接收电路的抗干扰能力。而且,在差分信号的电压小于第一阈值且大于第三阈值时,失效防护单元可以根据差分信号输出有效的失效防护信号,逻辑输出单元可以根据有效的失效防护信号输出高电平的接收信号,即接收电路在差分信号的电压小于第一阈值且大于第三阈值时输出有效的接收信号。从而可以在差分信号在第一阈值和第三阈值之间时,通过失效防护单元将接收电路的输出不确定状态转换为接收电路输出高电平的接收信号,避免了接收电路的输出不确定状态。同时可以避免额外在差分总线上设置电阻,减小了差分总线上的负载,提高了与接收电路对应连接的驱动电路的驱动能力。



    技术特征:

    1.一种接收电路,其特征在于,所述接收电路应用于通信接口;所述接收电路包括比较单元、逻辑输出单元和失效防护单元;

    2.根据权利要求1所述的接收电路,其特征在于,所述失效防护单元包括第一比较器;所述第一比较器的正输入端用于输入所述差分信号的正电压信号,所述第一比较器的负输入端用于输入所述差分信号的负电压信号;所述第一比较器的输出端与所述逻辑输出单元的第二输入端连接,所述第一比较器用于在所述差分信号大于所述第三阈值时输出有效的第二比较信号,在所述差分信号小于所述第四阈值时输出无效的第二比较信号。

    3.根据权利要求2所述的接收电路,其特征在于,所述失效防护单元还包括延时模块;所述延时模块的输入端与所述第一比较器的输出端连接,所述延时模块的输出端与所述逻辑输出单元的第二输入端连接,所述延时模块的复位端与所述比较单元的输出端连接,所述延时模块用于在所述第二比较信号有效时开始计时,并在计时至预设时间时输出有效的失效防护信号;所述延时模块还用于在所述第一比较信号电平翻转时复位。

    4.根据权利要求3所述的接收电路,其特征在于,所述比较单元包括第二比较器;所述第二比较器的正输入端用于输入所述差分信号的正电压信号,所述第二比较器的负输入端用于输入所述差分信号的负电压信号;所述第二比较器的输出端与所述逻辑输出单元的第一输入端连接。

    5.根据权利要求4所述的接收电路,其特征在于,所述第二比较器的响应速率大于所述第一比较器的响应速率。

    6.根据权利要求1-5任一项所述的接收电路,其特征在于,所述第三阈值小于0。

    7.根据权利要求1所述的接收电路,其特征在于,所述第一阈值和所述第二阈值的绝对值相等。

    8.根据权利要求1所述的接收电路,其特征在于,所述逻辑输出单元包括或门;

    9.一种通信接口,其特征在于,包括驱动电路和至少一个权利要求1-8任一项所述的接收电路;所述驱动电路通过差分总线与所述接收电路连接。

    10.根据权利要求9所述的通信接口,其特征在于,所述通信接口包括多个所述接收电路时,不同所述接收电路的结构相同。


    技术总结
    本发明公开了一种接收电路和通信接口。接收电路包括比较单元、逻辑输出单元和失效防护单元;比较单元的输入端和失效防护单元的输入端用于输入差分信号,比较单元的输出端与逻辑输出单元的第一输入端连接,失效防护单元的输出端与逻辑输出单元的第二输入端连接,逻辑输出单元的输出端作为接收电路的输出端;比较单元用于根据差分信号输出第一比较信号,第一比较信号在差分信号大于第一阈值时有效,在差分信号小于第二阈值时无效;失效防护单元用于在差分信号大于第三阈值时输出有效的失效防护信号,逻辑输出单元用于在第一比较信号和失效防护信号中的至少一个有效时输出有效的接收信号。改善了接收电路的抗干扰能力和失效防护功能,提高接收电路的性能。

    技术研发人员:杨永华,葛利明
    受保护的技术使用者:盈力半导体(上海)有限公司
    技术研发日:
    技术公布日:2024/11/26
    转载请注明原文地址:https://tc.8miu.com/read-26240.html

    最新回复(0)