本发明涉及半导体,尤其涉及一种阵列基板、显示装置和阵列基板的制作方法。
背景技术:
1、单栅结构为每一行像素对应一条栅线,每一列数据线对应一列像素;相比于单栅结构,双栅(dual gate)产品通过增加栅线(gate)、减少数据线(data)的方法减少源极(source)ic的数量,从而达到降低成本的目的。例如分辨率1280*480的产品,其gate线的数量为480行,data线的数量为1280*3=3840,主流的ic其通道数为1920个,总共需要2颗source ic来完成整个面板(panel)的驱动。而若使用dual gate技术,gate线的数量为480*2=960行,因gate通常使用栅极集成驱动(gate on array,goa)技术,gate线的增加不会导致gate ic数量的增加,data线的数量为1280*3/2=1920,那仅使用一颗ic。
2、但现有技术的dual gate架构显示面板在显示混色画面时存在竖线亮线不良,以及还会存在串扰(crosstalk)、摇头纹等不良。
技术实现思路
1、本发明提供一种阵列基板、显示装置和阵列基板的制作方法,以改善现有技术的显示面板存在竖线亮线不良,以及串扰,摇头纹等不良问题。
2、本发明实施例提供一种阵列基板,包括:
3、衬底;
4、多个栅线组,位于所述衬底的一侧,沿第一方向延伸,所述多个栅线组中的一个栅线组包括:两条沿所述第一方向延伸的栅线;
5、多条数据线,与所述栅线组位于所述衬底的相同侧;所述多条数据线沿第二方向延伸;
6、多个像素电极组,位于所述数据线背离所述衬底的一侧,且所述像素电极组的至少部分位于所述栅线组与所数据线交叉形成的区域;所述像素电极组包括:两个沿所述第一方向排布的像素电极,且同一所述像素电极组的所述像素电极通过晶体管电连接于所述栅线组的不同所述栅线;
7、公共电极,位于所述数据线与所述像素电极组之间,所述公共电极在所述衬底的正投影,至少覆盖相邻所述栅线组之间的所述数据线在所述衬底的正投影。
8、在一种可能的实施方式中,所述公共电极包括:多个沿所述第一方向延伸的公共电极条;
9、所述公共电极条在所述衬底的正投影,位于相邻所述栅线组之间的区域在所述衬底的正投影内。
10、在一种可能的实施方式中,所述公共电极还包括:位于相邻所述公共电极条之间、连接相邻公共电极条的公共连接部;
11、所述公共连接部在所述衬底的正投影,位于相邻所述数据线之间的间隙在所述衬底的正投影之间。
12、在一种可能的实施方式中,所述阵列基板还包括:至少一条沿所述第二方向延伸的公共引线,以及位于所述公共引线与所述公共电极条之间的第一有机绝缘层;所述第一有机绝缘层具有第一过孔;
13、所述公共连接部与所述公共引线通过所述第一过孔导通电连接。
14、在一种可能的实施方式中,所述第一过孔在所述衬底的正投影,位于同一所述栅线组的两条所述栅线之间的间隙在所述衬底的正投影内。
15、在一种可能的实施方式中,所述公共引线在所述衬底的正投影,与同一所述像素电极组的两个所述像素电极之间的间隙在所述衬底的正投影交叠。
16、在一种可能的实施方式中,同一所述像素电极组的两个像素电极分别为第一像素电极和第二像素电极;所述第一像素电极通过晶体管电连接于所在所述像素电极组两侧所述数据线中、与所述第二像素电极相邻的所述数据线,所述第二像素电极通过晶体管电连接于所在所述像素电极组两侧所述数据线中、与所述第一像素电极相邻的所述数据线。
17、在一种可能的实施方式中,所述阵列基板包括:多个沿所述第一方向延伸的像素电极行,以及位于所述像素电极行一侧的第一类栅线,以及位于所述像素电极行另一侧的第二类栅线;所述第一类栅线与所述第二类栅线为相邻所述栅线,所述第二类栅线具有与所述第一类栅线同时加载有效信号的第一时段,以及独立加载有效信号的第二时段;
18、所述数据线被配置为在所述第一时段,向所述第一类栅线以及所述第二类栅线加载第一数据信号,以及被配置为在至少部分所述第二时段,向所述第二类栅线加载所述第一数据线信号。
19、在一种可能的实施方式中,所述像素电极包括:像素主部,以及由所述像素主部一端向同一所述像素电极组中另一所述像素电极一侧延伸出的延伸部;
20、所述晶体管包括:与所述数据线电连接的晶体管第一极,与所述晶体管第一极相对的晶体管第二极;
21、所述延伸部在所述衬底的正投影,与所述晶体管第二极在所述衬底的正投影具有交叠区域,并通过第二过孔电连接。
22、在一种可能的实施方式中,所述延伸部包括:搭接部,以及连接所述像素主部与所述搭接部的连接部;所述像素电极通过所述搭接部在所述第二过孔处与所述晶体管第二极电连接。
23、在一种可能的实施方式中,同一所述像素电极组中,一所述像素电极在朝向另一所述像素电极的一端具有缺失部,一所述像素电极的所述搭接部在所述衬底的正投影的至少部分,位于另一所述像素电极的所述缺失部在所述衬底的正投影内。
24、在一种可能的实施方式中,多个所述像素电极可以包括:沿所述第二方向交替排布的第一像素电极行,以及第二像素电极行;
25、所述像素电极包括多个沿同一方向延伸的狭缝结构;所述第一像素电极行中所述狭缝结构的延伸方向,与所述第二像素电极行中所述狭缝结构的延伸方向不同。
26、在一种可能的实施方式中,所述数据线包括第一数据部,以及第二数据线部;所述第一数据部在所述衬底的正投影与所述第一像素电极行在所述衬底的正投影重合,所述第二数据线部在所述衬底的正投影与所述第二像素电极行在所述衬底的正投影重合;所述第一数据线部的延伸方向与所述第二数据线部的延伸方向不同;
27、所述公共引线包括:第一公共引线部,以及第二公共引线部;所述第一公共引线部在所述衬底1的正投影与所述第一像素电极行在所述衬底的正投影重合,所述第二公共引线部在所述衬底的正投影与所述第二像素电极行在所述衬底1的正投影重合;所述第一公共引线部的延伸方向与所述第二公共引线部的延伸方向不同;
28、所述第一数据部、第一公共引线部的延伸方向,与所述第一像素电极行中所述像素电极的所述狭缝结构的延伸方向相同,所述第二数据部、所述第二公共引线部的延伸方向,与所述第二像素电极行中所述像素电极的所述狭缝结构的延伸方向相同。
29、本发明实施例提供一种显示装置,包括如本发明实施例提供的所述阵列基板。
30、本发明实施例还提供一种如本发明实施例提供的所述阵列基板的制作方法,包括:
31、提供一衬底;
32、在所述衬底的一侧形成多条栅线,以及多条数据线;
33、在所述数据线背离所述衬底的一侧形成公共电极,并使所述公共电极在所述衬底的正投影,至少覆盖相邻所述栅线组之间的所述数据线在所述衬底的正投影;
34、在所述公共电极背离所述衬底的一侧形成多个像素电极组,所述像素电极组包括两个沿所述第一方向排布的像素电极。
35、在一种可能的实施方式中,所述在所述衬底的一侧形成多条栅线,以及多条数据线,包括:在所述衬底的一侧形成多条所述数据线的同时,形成公共引线;
36、在所述衬底的一侧形成多条栅线,以及多条数据线之后,以及在所述数据线背离所述衬底的一侧形成公共电极之前,所述制作方法还包括:在所述数据线背离所述衬底的一侧形成第一有机绝缘层,并形成贯穿所述第一绝缘层的第一过孔;
37、所述在所述数据线背离所述衬底的一侧形成公共电极,包括:在所述数据线背离所述衬底的一侧形成公共电极以及公共连接部,以使所述公共连接部与所述公共引线通过所述第一过孔导通电连接。
38、本发明实施例有益效果如下:本发明实施例中,像素电极组的至少部分位于栅线组与所数据线交叉形成的区域,像素电极组包括:两个沿第一方向排布的像素电极,且同一像素电极组的像素电极通过晶体管电连接于栅线组的不同栅线,即,对于dual gate像素架构的阵列基板,公共电极在衬底的正投影,至少覆盖相邻栅线组之间的数据线在衬底的正投影,进而可以屏蔽数据线的信号对像素电极加载电压的干扰,降低耦合电容cpd的耦合影响,进而可以改善dual gate像素架构的显示面板在显示混色画面时存在竖线亮线不良,以及串扰(crosstalk)、摇头纹等不良的问题。
1.一种阵列基板,其特征在于,包括:
2.如权利要求1所述的阵列基板,其特征在于,所述公共电极包括:多个沿所述第一方向延伸的公共电极条;
3.如权利要求2所述的阵列基板,其特征在于,所述公共电极还包括:位于相邻所述公共电极条之间、连接相邻公共电极条的公共连接部;
4.如权利要求3所述的阵列基板,其特征在于,所述阵列基板还包括:至少一条沿所述第二方向延伸的公共引线,以及位于所述公共引线与所述公共电极条之间的第一有机绝缘层;所述第一有机绝缘层具有第一过孔;
5.如权利要求4所述的阵列基板,其特征在于,所述第一过孔在所述衬底的正投影,位于同一所述栅线组的两条所述栅线之间的间隙在所述衬底的正投影内。
6.如权利要求4所述的阵列基板,其特征在于,所述公共引线在所述衬底的正投影,与同一所述像素电极组的两个所述像素电极之间的间隙在所述衬底的正投影交叠。
7.如权利要求3-6任一项所述的阵列基板,其特征在于,同一所述像素电极组的两个像素电极分别为第一像素电极和第二像素电极;所述第一像素电极通过晶体管电连接于所在所述像素电极组两侧所述数据线中、与所述第二像素电极相邻的所述数据线,所述第二像素电极通过晶体管电连接于所在所述像素电极组两侧所述数据线中、与所述第一像素电极相邻的所述数据线。
8.如权利要求7所述的阵列基板,其特征在于,所述阵列基板包括:多个沿所述第一方向延伸的像素电极行,以及位于所述像素电极行一侧的第一类栅线,以及位于所述像素电极行另一侧的第二类栅线;所述第一类栅线与所述第二类栅线为相邻所述栅线,所述第二类栅线具有与所述第一类栅线同时加载有效信号的第一时段,以及独立加载有效信号的第二时段;
9.如权利要求7所述的阵列基板,其特征在于,所述像素电极包括:像素主部,以及由所述像素主部一端向同一所述像素电极组中另一所述像素电极一侧延伸出的延伸部;
10.如权利要求9所述的阵列基板,其特征在于,所述延伸部包括:搭接部,以及连接所述像素主部与所述搭接部的连接部;所述像素电极通过所述搭接部在所述第二过孔处与所述晶体管第二极电连接。
11.如权利要求10所述的阵列基板,其特征在于,同一所述像素电极组中,一所述像素电极在朝向另一所述像素电极的一端具有缺失部,一所述像素电极的所述搭接部在所述衬底的正投影的至少部分,位于另一所述像素电极的所述缺失部在所述衬底的正投影内。
12.如权利要求7所述的阵列基板,其特征在于,多个所述像素电极可以包括:沿所述第二方向交替排布的第一像素电极行,以及第二像素电极行;
13.如权利要求12所述的阵列基板,其特征在于,所述数据线包括第一数据部,以及第二数据线部;所述第一数据部在所述衬底的正投影与所述第一像素电极行在所述衬底的正投影重合,所述第二数据线部在所述衬底的正投影与所述第二像素电极行在所述衬底的正投影重合;所述第一数据线部的延伸方向与所述第二数据线部的延伸方向不同;
14.一种显示装置,其特征在于,包括如权利要求1-13任一项所述的阵列基板。
15.一种如权利要求1-13任一项所述的阵列基板的制作方法,其特征在于,包括:
16.如权利要求15所述的制作方法,其特征在于,所述在所述衬底的一侧形成多条栅线,以及多条数据线,包括:在所述衬底的一侧形成多条所述数据线的同时,形成公共引线;
